电磁炉控制器_课程设计说明书(编辑修改稿)内容摘要:

根据真值表可得: OA=( A2′ A1+A2A1′ A0) ′ OB=(A2A1′ A0′ +A2′ A0+A2′ A1) ′ OC=(A2A1′ +A2′ A0) ′ OD={A2A1′ A0+A2′ A1}′ OE=( A2′ A1A0′)′ OF=( A2A1′ )′ OG=( A2′ A1+A2A1′)′ 通过上述逻辑式选取芯片连接可得出电路图: 为了验证电路图是否连接正确,可已通过仿真来观察其波形图,是否与真值表一一对应,其波形图如下: 燕 山 大 学 课 程 设 计 说 明 书 共 页 第 页 确认无误后,将此模块封装。 温度控制模块 表示分钟的定时器与表示秒的计时器电路相连,将 60进制 减法计数器与 10制减法计数器进行恰当合理的级联 ,就构成了九分钟以内计数器模块。 由 74168的工作特性我们知道,当 ENT或 ENP其中的一个为高电平时,计数器就会开始它的保持功能。 要想让它在结束了 9分钟以内的计数后让它停止计数工作,那么我们就得想办法去控制它的 ENT或ENP端在结束了 9分钟以内计数后就保持在高电平。 三片 74168输出都为 0的状态信号作为输入控制信号,由一片或非门将输入信号转变为高电平,再将高电平接到三片 74168的 ENP端,这样,当计数器进行完 9分钟以内倒计时工作后就自然而然地保持在了 0000的状态而不再计数。 课设需用芯片 1. 74138 本设计要求 数码管上显示时间, 有自己设定的时间开始,到 0: 00停止,具有启动功能,可确定由 同步十进制加 /减计数器 74168 的级联来实现此功能。 燕 山 大 学 课 程 设 计 说 明 书 共 页 第 页 同步十进制加 /减计数器 74168的真值表: 通过观察真值表可知当 LDN为低电平时, 计数器为置数功能, LDN端为高平时,并且 ENTN与 ENPN同时为低电平, U/DN为高电平时器件开始加法计数, LDN端为高平时,ENTN与 ENPN 同时为低电平,并且 U/DN为低电平时开始减法计 数。 用低位器件的借位端控制高位的开始计数是这一课程设计的主要思路。 74168实现自减功能是从 9计到 0时再进行下一轮计数,即从 1001减至 0000停止。 2. 74160 用一片 74160 芯片构成的置零功能的五进制加法计数器,原理是将分钟和秒计数器输出经过与门,再经反相器后送到控制端 LDN,使芯片工作在置零状态,通过进位输出控制蜂鸣器是否工作。 燕 山 大 学 课 程 设 计 说 明 书 共 页 第 页 74160 真值表如下 逻辑门电路 逻辑门电路通过逻辑门去对各个信号进行编译后控制电路 组合逻辑电路控制个位输入在 0~9 之间 燕 山 大 学 课 程 设 计 说 明 书 共 页 第 页 秒计时的设计 秒计时的 60进制设计电路图如下所示,显示为 5900. 为了验证电路图是否连接正确,可已通过仿真来观察其波形图是否符合设计要求,其波形图如下: 如图所示,当输入控制端为低电平时,计数器为置数,则表示秒得十位显示为 5,表示个位的显示 9,控制端输入低电平置数。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。