基于pci总线的can卡的设计与实现(doc)-经营管理(编辑修改稿)内容摘要:
的突发读写。 ( 2) ISA 接口逻辑 PCI9052 支持通过 8/16 位内存映射或 I/O 映射从 PCI 到 ISA总线的单周期读、写访问。 方便从 ISA 向 PCI 卡的转换。 ( 3)中断产生器 由 Local Bus 的两个中断信号可以产生一个 PCI 中断信号:INTA。 ( 4)局部总线 PCI9052 提供的局部总线不但可编程,而且与 PCI 总线的时钟相互独立运行,可实现异步操作,总线操作自动实现时序同步。 两部分的异步运行方便了高、低速设备的兼容。 局部的运行时钟频率范围 0~ 40MHz、 TTL 电平,可由 PCI 提供或由用户自行提供; PCI 的运行时钟频率范围 0~ 33MHz。 ( 5)串行 EEPROM 用于存入 PCI BUS 和 Local Bus 的部分配置信息。 ( 6) 4 个局部设备片选 基址和地址范围可以由串行 EEPROM 或主控设备进行设置。 ( 7) 5 个局部地址空间 基址和地址范围及其映射可以由串行 EEPROM 或主控设备进行设置。 ( 8) Big/Little Endian 模式的字节交换 适合不同计算机体系。 ( 9)局部总线等待状态 降了等待信号 LRDYi用于握手之外, PCI9052 还有一个内部等待产生器(包括地址到数据周期、数据到数据周期和数据到地址周期的等待)。 ( 10)延迟读模式 PCI9052 支持 规范的延迟读模式。 ( 11) FIFO PCI9052 包括一个 64Byte 的写 FIFO 和一个 32Byte 的读 FIFO,从而支持预取模式、即突发操作。 ( 12) PCI锁定机制 主控设备可以通过锁定信号占有对 PCI9052的唯一访问权。 由于 CAN总线的迅猛发展,许多芯片厂商开发了很多系列的 CAN通信控制器芯片。 如表 2 所示。 表 2 主要 CAN总线芯片 制造商 芯片型号 芯片功能及特点 Intel 82527 8XC196CA/CB CAN通信控制器,符合 扩展的 8XC196+CAN 通信控制器,符合 Philips SJA1000 82C250 P51XAC3 CAN通信控制器,符合 高性能 CAN总线收发器 16 位微控制器 +CAN 通信控制器,符合 Motorola 68HC05X4 系列 68HC05 微处理器 +CAN通信控制器 NE。基于pci总线的can卡的设计与实现(doc)-经营管理(编辑修改稿)
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。
用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。