基于ad9850的信号发生器的设计_毕业设计论文(编辑修改稿)内容摘要:
2 第一章 工作原理 DDS 工作原理 直接数字频率合成器的基本原理: DDS 是利用采样定理,根据相位间隔对正弦信号进行取样、量化、编码,然后存储在 EPROM 中构成一个正弦查询表,通过查表法产生波形,它是由参考 时钟、相位累加器、正弦查询表和 D/A 转换器组成。 如下图所示: 图 直接数字频率合成原理框图 相位累加器由 N 位加法器与 N 位累加寄存器级联构成。 每来一个时钟脉冲,N 位加法器将频率控制数据与累加寄存器输出的累加相位数据相加,把相加后的结果送至累加寄存器的输入端。 累加寄存器一方面将在上一时钟周期作用后所产生的新的相位数据反馈到加法器的输入端,以使加法器在下一时钟的作用下继续与频率控制数据相加;另一方面以相加后的结果形成正弦查询表的地址,取出表中与 该相位对应的单元的幅度量化正弦函数值,作为取样地址值送入幅度 /相位转换电路。 这样就可把存储在波形存储器内的波形抽样值经查表查处,完成相位到幅值转换。 波形存储器的输出送到 D/A 转换器, D/A 转换器将数字量形式的波形幅值转换幅值转换成所要求合成频率的模拟量形式信号。 图 相位累加器原理图 由此可以看出,相位累加器在每一个时钟脉冲输入时,把频率控制字累加一 3 次,相位累加器输出的数据就是合成信号的相位。 当相位累加器加满量时就会产生一次溢出,溢出频率就是 DDS 输出的信号频率。 第二章 电路设计 设 计思路 根据创新实验设计要求,采用 DDS 芯片实现设计内容。 本设计采用模块化思想,即将不同功能器件分别做成不同模块,以排线进行连接。 根据功能要求,共分为四大模块:输入模块、输出模块、造波模块和控制模块。 其中输入模块为矩阵键盘,输出模块为 LCD1602 液晶显示屏。 控制模块由单片机、晶振电路和复位电路以及电源开关、指示灯构成单片机最小系统板,造波模块是采用 AD9850模块产生波形。 这四个模块可以全部焊在同一个板子上。 元件选型 单片机选用 STC 公司生产的 STC89C52RC 单片机。 DDS 芯片选用 AD9850 芯片,液晶选用 LCD1602,矩阵键盘选用 3*4 矩阵键盘。 系统总体框图 本系统结构以单片机为核心,三大功能 模块为主干,总体框图见下: 图 系统总体设计框图 主程序流程图 4 图 主程序流程图 5 第三章 元器件介绍 STC89C52RC 单片机 STC89C51 中有一个用于构成内部振荡器的高增益反相放大器,引脚XTAL1 和 XTAL2 分别是该放大器的输入端和输出端。 这个放大器与作为反馈元件的片外石英晶体或陶瓷谐振器一起构成自激振荡器。 外接石英晶体及电容 CC2 接在放大器的反馈回路中构成并联振荡电路,对外接电容 C C2 虽然没有。基于ad9850的信号发生器的设计_毕业设计论文(编辑修改稿)
相关推荐
典型产品之一。 AD9850 采用先进的 CMOS 工艺 ,其功耗在 155mW,扩展工业级温度范围为- 40~80℃ ,采用 28 脚 SSOP 表面封装形式。 AD9850 的引脚排列如图 所示 ,图 为其组成框图。 中层虚线内是一个完整的可编程 DDS 系统 ,外层虚线内包含了AD9850 的主要组成部分 [7]。 图 AD9850管脚排列图 10 图 AD9850组成框图 合成。 可编程
3)装载机有时边插入边翻斗,此时则同时受到水平插入阻力和垂直崛起阻力的作用。 上述三种情形都可以受到对称载荷或者偏心载荷,将二者结合,就可以得第三 章 装载机工作装置总体参数的确定及受力分析 9 到六种不同的工况,受力的简图如图 32 所 示。 (a) 水平对称工况 (b) 垂直对称工况 (c) 水平垂直对称同时 作用工况 (d)水平偏载 工况 (e)垂直偏载工况 (c)
状 2020 年 7 月, Obvious 三个程序员伊万威廉姆斯、杰克多尔西和伯利兹斯通推出了 Twitter,其中的伊万威廉姆斯就是曾经开创了博客的先去, 2020 年离开 Google 的伊万威廉姆斯和伯利兹斯通开创了 Obvious 公司,而 Twitter正视现在 Obvious 所专注的运营项目。 Twitter[2]的特征: ① 简易。 虽然 Twitter 有许多延伸出来的功能
有比例阀、防抱死装置及考虑制动热衰退的制动系统模型,深入研究了汽车列车操纵稳定性和制动性 [5]。 1997年,清华大学的张今越采用多体系统动力学的理论方法,应用机械系统分析软件 ADAMS,进行了汽车前后悬架系统和整车动力学性能仿真及优化研究,分析了汽车中柔性元素(橡胶减振元件)对动力学性能的影响。 武汉理工大学的鲍卫宁利用 ADAMS/View 软件,建立了麦弗逊式悬架的
)。 RS( 4 脚): RS 为寄存器选择,高电平 1 时选择数据寄存器、低电平 0 时选择指令寄存器。 R/W( 5 脚): R/W 为读写信号线,高电平 (1)时进行读操作,低电平 (0)时进行写 操作。 E( 6 脚): E(或 EN)端为使能 (enable)端,下降沿使能。 DB0( 7 脚): 低 4 位三态、 双向数据总线 0 位(最低位) DB1( 8 脚): 低 4 位三态、
转换时间为 32μS; ( 6) 一般功耗仅为 15mW; ( 7) 8P、 14P— DIP(双列直插)、 PICC 多种封装; ( 8) 商用级芯片 温宽为 0176。 C to +70176。 C,工业级芯片温宽为 −40176。 C to +85176。 C; 其 芯片接口说明 为 : ( 1) CS_ 片选使能,低电平芯片使能。 ( 2) CH0 模拟输入通道 0,或作为 IN+/使用