cadence原理图设计实用教程(编辑修改稿)内容摘要:

关系。 b. 逻辑低 在 concept— HDL 中,信号名加后缀 " *"表示逻辑低信号。 ◎4. 添加属性( Property,attribute) 指给元件和信号线添加各种属性。 下面仅介 绍几个通常给元件添加的属性。 a. LOCATION:定义逻辑元件的物理封装编号。 如 d1,r5,l3… b. JEDEC_TYPE:定义了一个逻辑元件的物理封装。 原理图中如无此定义或pack_type 定义,则采用元件的缺省封装。 c. POWER_GROUP:定义元件的可替换电源。 如: power_group=vddh= d. PNUMBER:添入 Step2020 内的材料代码。 如: PNUMBER=材料代码值 ▲ Display Attachments : 显示属性依附关系。 ▲ T ext Reattach : 属性的重新连接。 可通过此命令给属性重新指定附属实体。 ◎5. 其它便捷作图命令 ▲ Group 组操作。 用好 group 命令可以提高画图效率。 a. 在原理图中框出要定义为一个组的所有元素。 b. 使用 Group Copy All( Copy)或 Move 命令对该组进行操作。 需要注意的是 Copy All 命令可将元件,连线以及连线属性全部复制,而 Copy 无法复制连线属性。 ◆ 如果你想跨页拷贝,可新建一个窗口,重复 a,b 两个步骤,将要复制的组拷入 新建窗口内。 ◆ 为使图纸清晰,干净。 有时需隐藏一些属性。 如: path,可使用GoupCreateByExpression 并输入 path,再选择 Group— Property Display— Invisible 即可。 ▲ Global Find 查找命令。 你可以通过某个元器件序号或某个网络名在复杂的原理图中将之迅速定位。 如下图查找 D10. 或选择 Net 框,通过网络名,即可快速定位该网络。 如下图: ◎6. 存盘 完成原理图的绘制后,将原理图存盘。 三 . 用 Checkplus 工具,对原理图进行检查。 回到 Project Manager 窗口,选择。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。