超低功耗微控制器msp430内容摘要:

ns: Bus conv. 8 I/O39。 s, all with 3 Int. Vectors interr. capability 39。 P39。 : OTP CMPI Ultralow power design with 南京航空航天大学 魏小龙 2020年 9月修改 P1 . 0 / T AC L KP1 . 7 / T A2VC CVSSR ST / N M IT ES T / VP PT e s t / J T AGC PUi n c l u d i n g 1 6r e g i s t e r2 / 4 k B R O M39。 C39。 : RO M1 2 8 / 2 5 6 BS RA MMAB,4bitMDB,8bitMCBPo w e r O nR A MBu sc o nv .R e s e tI / O P or t 1T i m e r _ A3 CC Re g i s t e r :4 k B M T P39。 F 39。 : M T P8 I / O 39。 s , a l l w i t hi n t e r r . c a p a b i l i t yX I NX O u t O s c i l l a t o rS y s t e m Cl o c kAC L KM C L K SM C L KR o s cACLKSMCLKWa t c hd og /15 / 16 bi tT i m e rACLKDCORP2 . 0 / AC L KP2 . 5 / R o s cOutxOut0CCI0BTACLK SMCLKTACLKorJTAGCCIxBCCIxACCR0 / 1 / 2INCLKINCLKOutxCCIxAMDB, 16bitMAB, 16bitC om p .CCI1BP2 . 1 / I N C L KP2 . 2 / C AO U TP2 . 3 / C A 0P2 . 4 / C A 1+P2 . 3P2 . 4I / O P or t 28 I / O 39。 s , a l l w i t hi n t e r r . c a p a b i l i t yMSP430x11x框图 PWM 和 UART 12 位斜坡 ADC 14 中断线 4K + 256 flash 多模式时钟 Ultralow power design with 南京航空航天大学 魏小龙 2020年 9月修改 64 pin QFP MSP430F13x框图 P3 P4 DVCC DVSS RST/NMI MAB, 16bit MDB, 16bit TEST/ VPP Test JTAG incl. 16 reg. CPU Flash 8 KB 16 KB RAM 256 B 512 B MAB,4bit MDB,8bit MCB Power Bus conv. on Reset USART I/O Port 3/4 Timer_B3 3 CC Register XIN1 XOut1 Oscillator System Clock ACLK MCLK SMCLK I/O Port 1/2 P1 P2 Rosc ACLK SMCLK Watchdog 15 / 16 bit Timer 12 bit ADC 8 channels 10us conv. Comparator A 16 I/O’s with interr. capability Timer_A3 3 CC Register I/O Port 5 P5 Shadow Reg. AVCC AVSS XIN2 XOut2 Break point Logic 16 I/O’s with interr. capability 8 I/O’s with interr. capability 8 A0..7 Ultralow power design with 南京航空航天大学 魏小龙 2020年 9月修改 64 pin QFP MSP430F14x框图 P3 P4 DVCC DVSS RST/NMI TEST/ VPP Test JTAG incl. 16 reg. CPU Flash 32 KB 48 KB 60 KB RAM 1 KB 2 KB 2 KB MAB,4bit MDB,8bit MCB Power Bus conv. on Reset I/O Port 3/4 Timer_B7 7 CC Register COMM port XIN1 XOut1 Oscillator System Clock ACLK MCLK SMCLK I/O Port 1/2 P1 P2 Rosc ACLK SMCLK Watchdog 15 / 16 bit Timer 12 bit ADC 8 channels 10us conv. Comparator A Timer_A3 3 CC Register I/O Port 5 P5 Shadow Reg. AVCC AVSS XIN2 XOut2 USARTs Break point Logic Two Hardware MPY MAB, 16bit MDB, 16bit 16 I/O’s with interr. capability 16 I/O’s with interr. capability 8 I/O’s with interr. capability 8 A0..7 Ultralow power design with 南京航空航天大学 魏小龙 2020年 9月修改 MSP43041X框图 Ultralow power design with 南京航空航天大学 魏小龙 2020年 9月修改 MSP430F43X/44X框图 Ultralow power design with 南京航空航天大学 魏小龙 2020年 9月修改 MSP430的空间 地址 功能 寻址7 00FFFF h0FFE0h中断向量表 ROM 字 / 字节0F。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。