124jk触发器内容摘要:

1) 逻辑电路 ( 2) 工作原理。 当 CP 高电平期间 , 主触发器接收 R、 S 输入信号 ,状态翻转;同时 , CP经 非门变为低电平加至从触发器上 , 故从触发器被封锁。 当 CP 低电平期间 , 主触发器被封锁 , R、 S 输入信号不起作用;同时 , CP 经 非 门变为高电平加至从触发器上 , 故从触发器被打开 , 使其输出与主触发器一致。 由两个同步 RS 触发器加上一个 非 门组成。 触发器的触发方式 ( 3) 工作特点 从触发器的状态由主触发器决定;主从触发器只在每个输入 CP 脉冲的下降沿翻转一次 ,与 CP 脉冲的宽度无关 ,从而避免空翻现象。 ( 4) 波形图 触发器的触发方式 触发器的触发方式 ( 5) 逻辑符号 [例 1213] 设主从 RS 触发器的输入信号 CP、 R、 S的波形如图所示。 试画出输出 Q 的波形图。 解 设触发器初始状态为 0, 即 Q = 0。 当第二个 CP = 1 期间 , S = 0 , R = 1。 可知 ,。 当CP下降沿到来后 , Q = 0。 039。 Q 139。 Q 当第一个 CP = 1 期间 , S = 1, R = 0。 可知 ,。 当 CP 下降沿到来后 , Q 由 0 变为 1。 139。 Q 039。 Q 触发器的触发方式 当第三个 CP = 1 期间 , S = 1, R = 0。 仅当CP 下降沿到来后 , Q 由 0变为 1。 当第四个 CP = 1期间 ,S = 0, R = 1。 CP 下降沿到来后 , Q = 0。 当第五个 CP = 1 期间 , S = 0, R = 0。 主触发器保持原来状态不变。 Q = 0。 触发器的触发方式 电路组成和逻辑符号 JK 触发器 1.电路组成 DSDRQ 由两个钟控 RS 触发器组成 , 输出 反馈至主触发器的 端 , 输出 Q 反馈至主触发器的 端 ,并把原输入端重新命名为 J 端和 K 端。 2.逻辑符号 JK 触发器 逻辑功能 2. J  1, K  0, Qn +1 = 1 主触发器处于 Q1 = 1 状态;从主触发器被封锁 , 输出状态不变。 CP 的下降沿到来后 , 将主触发器的 Q1 、 传送到从触发器去 , 所以触发器状态为 1 态。 1. J  0, K  0, Qn  Qn +1 主触发器被封锁 , CP 脉冲到来后 , 触发器状态不翻转 ,Qn  Qn +1, 输出保持原态。 3. J  0, K  1, Qn +1  0 主触发器处于 Q1 = 0 状态;从主触发器被封锁 , 输出状态不变。 CP 下降沿到来后 , 将主触发器的 Q。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。