基于dsp的正弦波信号发生器设计论文内容摘要:

x。 )))((( 87165143121 !8!6!4!21)c o s (22228642xxxxxxxxx 3 第 3 章 硬件 设计 硬件 组成 基于 DSP 的信号发生器的硬件结构图如图 所示,它主要由 DSP 主控制器,输出 D/A 通道和人机界面等几个主要部分组成。 图 基于 DSP 的信号发生器系统框图 控制器 部分 本系统采用 TI 公司的 TMS320LF2407 DSP 处理器,该器件具有外设集成度高,程序存储器容量大, A/D 转换精度高,运算速度高, I/O 口资源丰富等特点,芯片内部集成有 32KB 的 FLASH 程序存储器、 2KB 的数据 /程序 RAM,两个事件管理器模块( EVE 和 EVB)、 16 通道 A/D 转换器、看门狗定时器模块、 16 位的串行外设接口( SPI)模块、 40 个可单独编程或复用的通用输入输出引脚( GPIO)以及 5 个外部中断和系统监视模块。 DSP 微控制器 TMS320LF 2407 PGE 段驱动器 2*SN74LS07 四位 LED 位驱动器 74LS07 缓冲及电平转换电路 输出三相 正弦波 独立式四 键功能键 盘 有源滤波 电路 减法电路 放大电路 AD624 电源(自带复位功能) Clock Circuit 4 TMS320LF2407 芯片中的事件管理模块( EV)是一个非常重要的组成部分。 SPWM 波形的产生和输出就是由这一部分完成的,它由两个完全相同的模块( EVA 和 EVB)组成,每个模块都含有 2 个通用定时器、 3 个比较器、 6 至 8 个 PWM 发生器、3 个捕获单元和 2 个正交脉冲编码电路( QEP)。 由于 TMS320LF2407 有 544 字的双口 RAM( DARAM)和 2K 字的单口 RAM( SARAM);而本系统的程序仅有几 KB,且所用 RAM 也不多,因此不用考虑存储器的扩展问题,而对于 TMS320LF2407 的 I/O 扩展问题,由于 TMS320LF2407 器件有多达 40 个通用、双向的数字 I/O( GPIO)引脚,且其中大多数的基本功能和一般 I/O 复用的引脚,而实际上,本系统只需要 17 路 I/O 信号,这样,就可以为系统剩余 50%多的 I/O 资源,因此可以说,该方案既不算浪费系统资源,也为系统今后的升级留有余地。 微 输出 D/A 通道部分 本系统的输出通道部分主要负责实现波形的输出,此通道的入口为 TMS320LF2407。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。