93ad转换内容摘要:
数字量,直到两个模拟电压相等为止,最后所取的这个数字量就是所求的转换结果。 反馈比较型 ADC常采用 计数型 和 逐次渐近型 两种方案。 A/D转换 《 数字电子技术 》 (一)计数型反馈比较型 ADC 图 计数型 ADC电路工作原理图 这种电路的 优点 : 电路非常简单。 缺点 : 转换时间太长。 如当输出为 n位二进制数码时,最长的转换时间可达( 2n1)倍的时钟信号周期。 A/D转换 《 数字电子技术 》 例 731 计数型 ADC电路分析计算 某计数型 ADC电路如下图所示。 其中,计数器为 8位二进制加法计数器,已知时钟 CP的频率 f=100kHz。 试问完成一次最长的 A/D转换需要多少时间。 若已知 8 bit DAC的最高输出电压为 ,当 VI=,电路的输出状态 D=Q7Q6… Q0是什么。 完成这次转换所需的时间是多少。 A/D转换 《 数字电子技术 》 (二)逐次渐近型反馈比较型 ADC 图 逐次渐近型 ADC电路工作原理图 A/D转换 《 数字电子技术 》 例: 图 3位逐次渐近型 ADC的电路原理图 A/D转换 《 数字电子技术 》 逐次渐近型 ADC的 优点 : * 转换速度虽比并联比较型 ADC低,却比计数型 ADC快得多。 如n位逐次渐近型 ADC完成一次转换所需的时间仅为( n+2)个时钟信号周期的时间。 * 逐次渐近型 ADC的电路规模比并联比较型小得多。 * 逐次渐近型 ADC是目前集成 ADC产品中 用得最多 的一种电路。 例 732 逐次渐近型 ADC电路分析计算 某逐次渐近型 ADC电路原理框图如下图( a)所示。 试说明逐次渐近型 ADC完成一次转换需要多少时间。 若已知 8 bit DAC的最高输出电压 Vo(max)=,时钟频率f=100kHz,当 VI=,电路的输出状态 D=Q7Q6… Q0是什么。 完成这次转换的时间是多少。 VI和 VO的波形如图中( b)所示,对应的电路的输出状态是什么。 A/D转换 《 数字电子技术 》 ( a) ( b) A/D转换 《 数字电子技术 》 167。 间接 ADC 目前使用的间。93ad转换
本资源仅提供20页预览,下载后可查看全文
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。
用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。
相关推荐
921ad转换的一般工作过程
时间之和。 如不考虑各器件的延迟,可认为三位数字量是与 I输入时刻同时获得的。 所以它具有最短的转换时间。 •缺点是电路复杂,如三位 ADC需比较器的个数目为 7个位数越多矛盾越突出。 •为了解决提高分辨率和增加元件数的矛盾,可以采取分级并行转换的方法。 •单片集成并行比较型 A/D转换器的产品很多,如 AD公司的AD9012 (TTL工艺 8位 )、 AD9002 (ECL工艺, 8位 )、
8用恰当的关联词语,将下面三个短句组合成一个复句。
水域的生态。 因为 光照会促进藻类的生长,从而改变整个江湖的食物链,破坏整个生态系统。 • 用上恰当的关联词语,将下面三个短句组合成一个复句。 (句序合理,语意贯通;可以删去和调换词语,但不得改变原意。 )( 3分) • ①很早的时候茶叶就成为中国出口的主要商品了。 • ②茶叶是中国人民的传统饮料。 • ③茶叶是世界人民普遍喜爱的饮料之一。 • 茶叶 不仅 是中国人民的传统饮料, 也
9-3欧氏空间的同构欧氏空间v与w同构的定义:def8实数
两个同构映射的乘积也是同构映射; 同构映射的逆映射也是同构映射。 同构作为欧氏空间的关系满足: 自反性 、 对称性 (同构变换的逆映射还是同构映射 )、 传递性 (两个同构映射的乘积是同构映射 ). 欧氏空间同构也是向量空间的同构,有与向量空间相应定理 : 定理 3 两个有限维欧氏空间同构的充分必要条件是它们的维数相同。 由此可见 , 任意n维欧氏空间都与R n同构。 即抽象的观点看欧氏空间的话