第四章常用组合逻辑功能器件内容摘要:

出 G1 2G A2 A1 A0 01234567 YYYYYYYY 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 其中 BA GGG 222  使能端 的作用 译码功能 功能表 _电平 7 4 L S 1 3 8 的功能表 输 入 输 出 1G AG2 BG2 B2 B1 B0 76543210DDDDDDDD  H       H    L      H L L L L L H L L L L H H L L L H L H L L L H H H L L H L L H L L H L H H L L H H L H L L H H H H H H H H H H H H H H H H H H H H H H H H H H H L H H H H H H H H L H H H H H H H H L H H H H H H H H L H H H H H H H H L H H H H H H H H L H H H H H H H H L H H H H H H H H L 74LS138最小项译码器的电路结构 D7 D6 D5 D4 D3 D2 D1 D0 B2 B1 B 0 输入 缓冲门 ii mGD 3线 /8线译码器 8个译码门 2B 1B 0B2BG2AGG1 3个 使能端 2B2A1 GGGG amp。 amp。 amp。 amp。 amp。 amp。 amp。 amp。 1111111amp。 译码器的扩展 G 1 G 2A G 2B 74LS138(2) 0 A 1 A 2 A 1 G 2A G 2B G 74LS138(1) A 1 A 2 A 0 +5v 2 A A 0 1 A 3 A _ 0 1 6 2 Y Y Y Y 4 Y 5 Y Y 3 Y 7 9 14 10 Y Y Y Y 12 Y 13 Y 11 Y 15 2 Y 7 Y Y Y Y Y 5 4 3 0 1 6 Y Y 5 Y 7 Y Y Y Y Y 5 4 3 0 1 6 Y Y Y 8 用两片 74LS138扩展为 4线 — 16线译码器 当 A3=0时,低位片 74LS138(1)工作,对输入 A A A0进行译码,还原出 Y0~ Y7,则高位禁止工作;当 A3=1时,高位片74LS138(2)工作,还原出 Y8 ~ Y1 5,而低位片禁止工作。 二 十进制译码器 —— 集成 8421 BCD码译码器 74LS42 16 15 1 4 1 3 1 2 11 1 0 974 L S 42 1 2 3 4 5 6 7 8VC C A0 A1 A2 A3 Y9 Y8 Y7Y0 Y1 Y2 Y3 Y4 Y5 Y6 G ND 74 L S 42 A0 A1 A2 A3Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y8 Y9Y0 Y1 Y2 Y3 Y4 Y5。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。