55可编程时序逻辑电路-01内容摘要:

• 价格较高 • 门的利用率不高 (Programmable Logic Array) (3) PAL — 可编程阵列逻辑 I2 I1 I0 O2 O1 O 0 与 阵列 (可编程 ) 或 阵列 (固定 ) 优点: • 速度高 • 价格低 • 采用编程器现场 编程 缺点: • 输出方式固定 一次编程 (Programmable Array Logic) (4) GAL — 通用阵列逻辑 I2 I1 I0 O2 O1 O 0 与 阵列 (可编程 ) 或 阵列 (固定 ) 优点: • 具有 PAL 的功能 • 采用逻辑宏单元 使输出自行组态 • 功能更强,使用 灵活,应用广泛 (Generic Array Logic) 2. 按可编程和改写方法分 PLD 编程方式 改写方法 特点、用途 第一代 一次性掩模 (厂家) 不能改写 固定程序、数据、函数表、字符发生器 第二代 编程器 (用户 ) 紫外光擦除 先擦除,后编程 第三代 编程器 (用户 ) 电擦除 擦除、编程同时进行 第四代 在系统可编程 软件 直接在目标系统或线路板上编程 3. 按组合、时序分 组合型 PAL 组合 电路 PROM、 PLA 时序 电路 时序型 PAL GAL (也可实现组合电路 ) 二、 PLD的基本原理 PROM的原理已在第三章介绍,不赘述 (一 ) PAL的基本原理 1. 基本门阵列结构 0 1 2 3 4 5 6 7 • • • 31 0 1 2 3 4 5 6 7 O I1 输 入 项 第一乘积项控制三态输出 可编程与阵列 固定或门 2. PAL的异步 I/O输出结构 IOi–1 Ii 0 13. PAL的寄存器输出结构 Oi CP Ii D Q Q OE D 触发器的输出端引入反馈 , 能实现计数、移位等。 4. 组合型 PAL 0 1 2 3 4 5 6。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。