基于单片机的多波形信号发生器设计内容摘要:
在各种电路中进行模块化应用,而不要求使用人员了解其内部结构。 如音乐集成单片机,看似简单的功能,微缩在纯 电子芯片中(有别于磁带机的原理),就需要复杂的类似于计算机的原理。 如:音乐信号以数字的形式存于存储器中(类似于 ROM),由微控制器读出,转化为模拟音乐电信号(类似于声卡)。 在大型电路中,这种模块化应用极大地缩小了体积,简化了电路,降低了损坏、错误率,也方便于更换。 单片机在汽车电子中的应用非常广泛,例如汽车中的发动机控制器,基于 CAN总线的汽车发动机智能 电子控制器 , GPS 导航系统, abs 防抱死系统 ,制动系统等等。 3 硬件系统概述 AT89C51 单片机简介 图 AT89C51 引脚图 引脚定义及功能 (图 ) AT89C51 单片机实际有效的引脚为 40 个,为了尽可能缩小体积,减少引脚数, AT89C51 单片机的不少引脚还具有第二功能。 下面对这些引脚的名称和功能进行说明。 ( 1)主电源引脚 GND 和 Vcc GND: 电源接地。 Vcc: 电源正极, +4~ +。 ( 2)时钟电路引脚 XTALT1 和 XTALT2 4 XTALT1: 接外部晶振的一端,它是片内振荡器反相放大器的输入端。 在采用外部 钟时 ,外部时钟振荡信号直接送人此引脚作为驱动端,其频率为 0~ 33MHz。 XTALT2: 接外部晶振的另一端,它是片内振荡器反相放大器的输入端,振荡电路 的频率为晶振振荡频率。 当采用外部时钟电路是,此引脚应该悬空不用。 (3) 输入 /输出引脚 I/O口作为输入口时有两种工作方式,即所谓的读端口与读引脚。 读端口时实际上并不从外部读入数据,而是把端口锁存器的内容读入到内部总线,经过某种运算或变换后再写回到端口锁存器。 只有读端口时才真正地把外部的数据读入到内部总线。 89C51 的 P0、 P PP3口作为输入时都是准双向口。 除了 P1口外 P0、 P P3 口都还有其他的功能。 P0口: 作为一个 8位漏级开路双向 I/O 口,每脚可吸收 8TTL 门电流。 当 P1口的管脚第 一次写 1 时,被定义为高阻输入。 P0 能够用于外部程序数据存储器,可以被定义为数据 /地址的第八位。 在 FIASH 编程时, P0 口作为原码输入口,当 FIASH 进行 校验时, P0 输出原码,此时 P0外部必须被拉高。 P1口: 作为一个内部提供上拉电阻的 8 位双向 I/O 口, P1 口缓冲器能接收输出 4TTL 门 电流。 P1口管脚写入 1后,被内部上拉为高,可用作输入, P1 口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。 在 FLASH 编程和校验时, P1口作为第八位地址接收。 P2口: 作为一个内部上拉电阻的 8位双向 I/O 口, P2口缓冲器可接收,输出 4个 TTL 门电流,当 P2 口被写“ 1”时,其管脚被内部上拉电阻拉高,且作为输入。 并因此作为输入时, P2 口的管脚被外部拉低,将输出电流。 这是由于内部上拉的缘故。 P2口当用于外部程序存储器或 16 位地址外部数据存储器进行存取时, P2 口输出地址的高八位。 在给出地址“ 1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时, P2口输出其特殊功能寄存器的内容。 P2 口在 FLASH 编程和校验时接收高八位地址信号和控制信号。 P3口: 作为 8个带内部上拉电阻的双向 I/O 口,可接收输出 4个 TTL门电流。 当 P3 口 写入“ 1”后,它们被内部上拉为高电平,并用作输入。 作为输入,由于外部下拉为低电平,P3口将输出电流( ILL)这是由于上拉的缘故。 P3 口除了 作为普通 I/O 口,还有第二功能: RXD(串行输入口); TXD(串行输出口); /INT0(外部中断 0); /INT1(外部中断 1); T0( T0定时器的外部计数输入); T1( T1定时器的外部计数输入); /WR(外部数据存储器的写选通); /RD(外部数据存储器的读选通); P3 口同时为闪烁编程和编程校验接收一些控制信号。 (4)控制信号引脚 RST、 ALE/PROG、 PSEN、 EA/Vpp RST: 复位输入端,高电平有效。 当振荡器复位器件时,要保持 RST脚两个机器周期的 高电平时间。 ALE/PROG: 地址锁存允许 /编程脉冲信号端。 当访问外部存储器时,地址锁存允许的出 电平用于锁存地址的低位字节。 在 FLASH 编程期间,此引脚用于输入编程脉冲。 在平时, ALE端以不变的频率周期输出正脉冲信号,此频率为振荡器频率的 1/6。 因此它可用作对外部输出的脉冲或用于定时目的。 然而要注意的是:每当用作外部数据存储器时,将跳过一个 ALE脉冲。 如想禁止 ALE 的输出可在 SFR8EH 地址上置 0。 此时, ALE 只有在执行 MOVX, MOVC 指令是 ALE 才起作用。 另外,该引脚被略微拉高。 如果微处理器在外部执行。基于单片机的多波形信号发生器设计
相关推荐
DB++ 文件和 STEP。 DXP 平台:软件集成平台,为所有编辑器和浏览器提供 GUI 支持,用于设计文档预览的设计洞察功能,设计编译器,文件管理,版本控制接口和脚本引擎。 原理图 浏览器:打开、查看及打印原理图文档和器件库。 PCB 浏览器:打开、查看及打印 PCB文档,增加了查看和三维 PCB 文档导航的功能 CAM 文件 浏览器:打开并导入 CAM和机械文件。 原理图 Soft
平(此时REC/=0);PLAYE/为边沿放音控制,下降沿开始放音(此时REC/=0);RECLED/为录音指示,接发光二极管,录音时亮,放音结束闪烁一下,然后熄灭。 芯片工作原理ISD1420 地址输入端具有双重功能,根据地址中的 AA7 的电平状态决定A0~A7 的功能。 如果 AA7 中间至少有一个低电平,则 A0~A7 输入全解释为地址位,作为起始地址用,此时地址线仅仅作为输入端口
TXD(串行输出口) 0INT (外部中断 0) 1INT (外部中断 1) T0(定时器 0) T1(定时器 1) WR (外部数据存储器写选通) RD (外部数据存储器都选通) RST: 复位输入。 当振荡器工作时, RST 引脚出现两个机器周期的高电平 将 使单片机复位。 ALE/ PROG : 当访问外部存储器时,地址锁存允许是一输出脉冲,用以锁存地址的低 8 位字节。 当在 Flash
要电路的设计 主要芯片 89C51的功能及引脚图 芯片 89C51共有 40个引脚,其中电源引脚有 4个,控制引脚有 4个,并行的 I/O接口有 32个,其引脚图如图 22所示: 图 22 89C51引脚 ( 1)电源及时钟引脚( 4个) Vcc:电源接入引脚; Vss:接地引脚; XTAL1:晶体振荡器接入的一个引脚(采用外部振荡器时,此引脚接地); XTAL2
16 第五章 总结 此次课程设计为准备近两个多月,是在肖辉老师的指导下做出来的,我从中获益匪浅。 本课程设计是《单片机原理与应用技术》的综合训练。 从选题、确定方案、设计原理图、仿真、焊接的过程中,我们学 到了很多,这对我们来说是一次将课本所学知识应用到具体实践中的一次考验。 虽然在这个过程中我们遇到了很多困难,编写程序需要一步一步并认真的调试,一个小小的错误都可导致整个程序的不可用
志位 RING EQU 22H。 响铃标志位 ORG 0000H AJMP MAIN ORG 0003H AJMP INT0SUB ORG 000BH AJMP T0INT ORG 0013H AJMP INT1SUB ORG 001BH AJMP T1INT ORG 0040HMAIN: MOV R1,0FH。 初设抢答时间为15s MOV R2,0AH。 初设答题时间为10s MOV