数字电子技术课程设计实验报告电子钟内容摘要:

发生器、“时、分、秒”计数器、译码器及显示器、校时电路、整点报时电路等组成。 秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用555构成的振荡器加分频器来实现。 将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。 “分计数器”也采用60进制计数器,每累计60分,发出一个“时脉冲”信号,该信号将被送到“时计数器”。 “时计数器”采用24进制计数器,可以实现一天24h的累计。 译码显示电路将“时、分、秒”计数器的输出状态经七段显示译码器译码,通过六位LED显示器显示出来。 整点报时电路是根据计时系统的输出状态产生一个脉冲信号,然后去触发音频发生器实现报时。 校时电路是来对“时、分、秒”显示数字进行校对调整。 其数字电子钟系统框图⑴如下:数字电子钟系统框图图 总体设计 图 秒信号发生器利用555定时器构成的多谐振荡器发生产生1KHZ信号,经1000分频后得到图 分秒计时器分、秒计数器为模60的计数器。 、时计时器时计数器是一个24小时制的计数器,当数字钟运行到23h59min59s时,秒的个位计数器再输入一个秒脉冲,数字钟应自动显示出00h00min00s。 、校时电路图 4首先使用数字钟,或当数字钟计时时出现误差时,必须对时间进行校正,通常叫做“校时”,校时是数字钟的基本功能,一般要求能对时和分进行校对。 对校正电路的要求是在小时校正时不影响分、秒的正常计数,在分校正时不影响秒和时的正常计数。 、整点报时电路仿广播电台整点报时电路设计,每当数字钟计时快到整点时发出响声,四低一高并且以最后一声高音结束的时刻为整点时刻。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。