昆明理工大学数字电子技术历年真题内容摘要:

个过程。 (本小题 2分 ) 电 路 如 图 所 示,设 二 极 管 D1 , D2, D3 的 正 向 压 降 忽 略 不 计,则 输 出 电 压 uO =。 0 V6 V 2 V12 VRD 3D 2D 1uO+ (本小题 2分 ) 与 十 进 制 数 63 相 应 的 二 进 制 数 是 ( )。 (a) 00111111 (b) 01111111 (c) 00011111 (本小题 2分 ) 输 出 对 输 入 无 影 响 的 逻 辑 电 路 是 ( )。 (a) 加法器 (b)计数器 (c) 触发器 (本小题 3分 ) 逻 辑 电 路 如 图 所 示,输 入 为 X, Y ,同 它 功 能 相 同 的 是( )。 (a) 可 控 RS 触 发 器 (b) JK 触 发 器 (c) 基 本 RS 触 发 器 (d) T 触 发 器 《数字电子技术 A》 A 卷, 410 (本小题 3分 ) 在 TTL 门和 CMOS 门中,抗干扰能力强的是 门;功耗低的是 门;工作速度较高的是 门。 (本小题 4分 ) 描述组合逻辑电路功能的常用方法有 、 、 、。 (本小题 4分 ) 如图示, F1=。 四选一数据选择器输出 F2= (本小题 4分 ) 四位双向移位寄存器 T4194 的功能表,由表可知,要使寄存器实现清零功能,应使______________,要实现右移功能,应使 _________________________。 S1 S2 工作状态 0 1 1 1 1 0 0 0 1 1 0 1 1 置 0 保持 右移 左移 并行输入 1 (本小题2分 ) ROM 电路的结构一般包括地址译码器、 _______________和输出缓冲器三部分。 D C Q Q C amp。 amp。 amp。 1 Y X Q 《数字电子技术 A》 A 卷, 411 二、非客观题 : ( 本 大 题10分 ) 化简下列函数 为最简与或式 : Y(A,B,C,D)=∑ m(0,1,5,7,8,11,14)+ ∑ d(3,6, 9,12, 15) 三、非客观题 : ( 本 大 题10分 ) 某一组合逻辑电路如下图所示,试 列出真值表,写出逻辑表达式,分析电路 逻辑功能。 《数字电子技术 A》 A 卷, 412 四、非客观题 :( 本 大 题6分 ) 用一个 7555 定时 器及电阻电容构成一个多谐振荡器,画出电路图。 若给定电阻的阻值 分别为 47kΩ和 48kΩ,要求振荡 周期 为 1 秒 ,则电容值是多少。 五、非客观题 :( 本 大 题14分 ) 有三台炼钢炉,它们的工作信号为 A、 B、 C。 为保证炼钢顺利进行 ,必须有两台,也只允许有两台炉炼钢 (另一台检修 ),且 B 与 C 不能同时炼钢。 试设计组合逻辑电路,反映上述要求。 《数字电子技术 A》 A 卷, 413 用 中规模器件(译码器 74LS138 或数据选择 器 74151, 74153)和 小规模器件 (门电路 )分别实现, 画出逻辑图 . 五、非客观题 :( 本 大 题 16分 ) 试 写 出 如 下 所 示 逻 辑 电 路 图 的 驱动方程、状态方程,输出方程,画出状 态 转换图 (8 分 ), 画 出 波 形 图 (3分 ), 并 指 出实现的逻辑功能 (2 分 )(设 Q0 , Q1 的 初 始 状 态 均 为“ 0”)。 《数字电子技术 A》 A 卷, 414 七、非客观题 :( 本 大 题12分 ) 用 74290 及适当的门电路构成十二进制计数器,画出状态 转换 图及逻辑连线图。 《数字电子技术 A》 A 卷, 415 昆 明 理 工 大 学 试 卷( A) 考试科目:数字电子技术 A 考试日期: 命题教师:集体 一、填空题(每题 3 分,共计 39 分) 完成把输入数据分配给 2N 路输出通道的逻辑器件叫 数据分配器。 普通编码器和优先编码器的主要区别是 优先编码器可以允许同时输入 多个信号,普通编码器应该满足变量互斥的条件。 在逻辑代数中,已知 X+Y=Z+Y,则 X=Z。 这一命题对吗。 答: 错。 在逻辑代数中,已知 XY=ZY,则 X=Z。 这一命题对吗。 答: 错。 TTL 触发器按结构不同可以分为四种,它们是 基本 RS 触发器;时钟触发器;主从触发器;和边沿触发器 要实现把 1KHZ 的正弦波转换为同频率的矩形波,可选用 施密特触发器 电路完成。 设在 74 系列。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。