数字电子技术基础自制题库内容摘要:

( ⅹ ) 当输入 9 个信号时,需要 3 位的二进制代码输出。 ( ⅹ ) 单稳态触发器它有一个稳态和一个暂稳态。 ( √ ) 施密特触发器有两个稳态。 ( √ ) 多谐振荡器有两个稳态。 ( ⅹ ) D/A 转换器是将模拟量转换成数字量。 ( ⅹ ) A/D 转换器是将数字量转换成模拟量。 ( ⅹ ) 主从 JK 触发器在 CP=1 期间,存在一次性变化。 ( √ ) 主从 RS触发器在 CP=1 期间, R、 S 之间不存在约束。 ( ⅹ ) 所有的触发器都存在空翻现象。 ( ⅹ ) 四、 化简逻辑函数(每题 5 分,共 10 分) Y( A, B, C,) =∑ m( 0, 1, 2, 3, 4, 6, 8, 9, 10, 11, 14) 五、 画波形图 (每题 5 分,共 10 分) 六、 设计题(每题 10 分,共 20 分) 某车间有 A、 B、 C、 D 四台发电机,今要求( 1) A必须开机( 2)其他三台电动机中至少有两台开机,如不满足上述要求,则指示灯熄灭。 试用与非门完成此电路。 试用 CT74LS160 的异步清零功能构成 24 进制的计数器。 七、 数 制转换( 10 分) ( 156) 10=( 10011100 ) 2=( 234) 8=( 9C ) 16 ( ) 2=( ) 10=( ) 8 八、 分析题( 10 分) 由 555 定时器组成的多谐振荡器。 已知 VDD=12V、 C= F、 R1=15KΩ、 R2=22KΩ。 试求: ( 1) 多谐振荡器的振荡频率。 ( 2) 画出的 uc 和 uo 波形。 解: 1) T=( R1+2R2) C=( 15+2 22) = s 2)波形图 数字电子技术基础试卷试题 4 一、 填空题(每空 1 分,共 20 分) 与非门的逻辑功能为 全 1 出 0,有 0 出 1。 数字信号的特点是在 时间 上和 幅值 上都是断续变化的,其高电平和低电平常用 1 和 0 来表示。 三态门的“三态”指 高电平 , 低电平 和 高阻状态。 逻辑代数的三个重要规则是 代入规则 、 对偶规则 、 反演规则。 为了实现高的频率稳定度,常采用 石英晶体 振 荡 器 ;单 稳 态 触 发 器受 到 外 触 发 时 进 入 暂稳态 态 同步 RS 触发器中 R、 S 为 高 电平有效,基本 R、 S 触发器中 R、 S 为 低 电平有效 在进行 A/D 转换时,常按下面四个步骤进行 : 采样 、 保持 、 量化 、 编码。 二、选择题(每题 1 分,共 10 分) 有八个触发器的二进制计数器,它们最多有( C )种计数状态。 A、 8; B、 16; C、 256; D、 64 下列触发器中上升沿触发的是( D )。 A、主从 RS 触发器; B、 JK 触发器; C、 T 触发器; D、 D 触发器 下式中与非门表达式为( D ),或门表达式为( A )。 A、 Y=A+B; B、 Y=AB; C、 Y= BA ; D、 Y=AB 十二进制加法计数器需要( C )个触发器构 成。 A、 8; B、 16; C、 4; D、 3 逻辑电路如右图,函数式为( A )。 A、 F= AB +C ; B、 F= AB +C; C、 F= CAB ; D、 F=A+BC 逻辑函数 F=AB+BC 的最小项表达式为( C ) A、 F=m2+m3+m6 B、 F=m2+m3+m7 C、 F=m3+m6+m7 D、 F=m3+m4+m7 74LS138 译码器有 , 74LS148 编码器有 ( A ) A、三个输入端,三个输出端; B、八个输入端,八个输出端; C、三个输入端,八个输出端; D、八个输入端,三个输出端。 单稳态触发器的输出状态有( A ) A、一个稳态、一个暂态 B、两个稳态 C、只有一个稳态 D、没有稳态 三、判断(每题 1 分,共 10 分): 逻辑变 量的取值,1比 0 大。 ( ) 对于 MOS 门电路多余端可以悬空。 ( ) 计数器的模是指对输入的计数脉冲的个数。 ( ) JK 触发器 的输入端 J 悬空,则相当于 J = 0。 ( ) 时序电路的输出状态仅与此刻输入变量有关。 ( ) RS 触发器的输出状态 Q N+1 与原输出状态 Q N 无 关。 ( ) JK 触发器的 J=K=1 变成 T 触发器。 ( ) 各种功能触发器之间可以相互转换。 ( √ ) 优先编码只对优先级别高的信息进行编码。 ( ) 组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。 ( ) 四、数制转化(每题 2 分,共 10 分): ( ) 2=( )10 ( )2=( )8 = ( )16 ( ) 10=( ) 8421BCD 五、逻辑函数化简(每题 5 分,共 10 分): 用公式法化简逻辑函数 F= A(B+C ) +A (B +C)+ BCDE+B C (D+E)F 解: F= BC+AC +A B 用卡诺图法化简逻辑函数 F= ∑ m( 1, 3, 8, 9, 10, 11, 14, 15) 解: F= AB +A C + B D 六、 分析电路:(每题 10 分,共 20 分) , A 2 、 A 1 、 A 0 为数据输入端 ,根据图中对 D 0 ~ D 7 的设置,写出该电路所实现函数 Y 的表达式。 F= A C +B AB C + AB C 74LS161 的同步置数功能构成的计数器 分析( 1)当 D3D2D1D0=0000 时为几进制计数器。 2)当 D3D2D1D0=0001 时为几进制计数器。 解: ( 1)当 D3D2D1D0=0000 时为八进制计数器; 2)当 D3D2D1D0=0001 时为七进制计数器。 七、设计电路(共 10 分) 为提高报警信号的可靠性,在有关部位安置了 3 个同类型的危险报警器,只有当 3 个危险报警器中至少有两个指示危险时,才实现关机操作。 试画出具有该功能的逻辑电路。 解 值表: 自己列。 2. 逻辑表达式: ABCCABCBABCAL  : ACBCABL  用于非门实现: ACBCABACBCABL  数字电子技术基础试卷试题 5 一、填空题 : (每空 1 分,共 10 分) 1. () 10 = () 2 = () 16。 2 . 逻辑函数 L = + A+ B+ C +D = 1。 3 . 三态门输出的三种状态分别为: 高电平 、 低电平 和 高阻态。 4 . 主从型 JK触发器的特性方程 =。 5 . 用 4 个触发器可以存储 四 位二进制数。 6 . 存储容量为 4K8 位的 RAM 存储器,其地址线为 12 条、数据线为 8 条。 二、选择题: (选择一个正确的答案填入括号内,每题 3分,共 30 分 ) 1中所有触发器的初始状态皆为 0,找出图中触发器在时钟信号作用下 ,输出电压波形恒为 0的是:( C )图。 图 1 TTL 电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、 OC 门 CMOS 与非门电路,其多余输入端正确的处理方法是( D)。 A、通过大电阻接地( ) B、悬空 C、通过小电阻。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。