eda技术实验讲义-文档内容摘要:

(如 GWDVP 板)进行调试测试。 为了避免由于需要更新设计程序和编程下载而反复插拔目标芯片适配座, GW48 系统设置了一对在线编程下载接口座: J3A和 J3B。 此接口插座可适用于不同的 FPGA/CPLD(注意, 此接口仅适用于 5V工作电源的 FPGA 和 CPLD; 5V 工作电源必须由被下载系统提供)的配置和编程下载。 对于低压FPGA/CPLD,(如 EP1K30/50/100、 EPF10K30E 等,都是 器件),下载接口座必须是另一座:ByteBlasterMV。 注意,对于 GW48GK/PK,只有 一个下载座: ByteBlasterMV,是通用的。 EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 . 目 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 (4)混合工作电压使用 :对于低压 FPGA/CPLD 目标器件,在 GW48 系统上的设计方法与使用方法完全与 5V器件一致,只是要对主板的跳线作一选 择(对 GW48GK/PK 系统不用跳线): EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系 列实验 开发系 统详细 使用说 明) 杭州 康芯电 子有限公司 . kxsoc. 目 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 JVCC/VS2: 跳线 JVCC( GW48—GK/PK 型标为“ VS2”) 对芯片 I/O 电压 (VCCIO)或 5V( VCC)作选择,对 5V 器件,必须选“ ”。 例如,若系统上插的目标器件是 EP1K30/50/100或 EPF10K30E/50E 等,要求将主板上的跳线座“ JVCC”短路帽插向“ ”一端;将跳线座“ JV2”短路帽插向“ +”一端(如果是 5V 器件,跳线应插向“ ”)。 EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 . 目 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯还奋棉机墙 噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 ( 5) 并行下载口 :此接口通过下载线与微机的打印机口相连。 来自 PC 机的下载控制信号和CPLD/FPGA 的目标码将通过此口,完成对目标芯片的编程下载。 编程电路模块能自动识别不同的CPLD/FPGA 芯片,并作出相应的下载适配操作。 EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测 凳丝逻龄哎垢培层憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 ( 6) 键 1~键 8 :为实验信号控制键,此 8 个键受“多任务重配置”电路控制,它在每一张电路图中的功能及其与主系统的连接方式随 SW9 的模式选择而变,使用中需参照第二节中的电路图。 EDA技术实验讲义 1059 EDA技 术实验 讲义( 含GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 ww. kx 目 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋 样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 ( 7)键 9~键 12 :实验信号控制键 (仅 GW48—GK/PK 型含此键) 此 4 个键不受“多任务重配置”电路控制,使用方法参考“实验电路结构 ”。 EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 . 目 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史 落味馅郁侍 ( 8) 数码管 1~8/发光管 D1~D16 :也受“多任务重配置”电路控制,它们的连线形式也需参照第二节的电路图。 EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 ( 9) 数码管 9~14/发光管 D17~D22 :不受“多任务重配置” 电路控制 (仅 GW48—GK/PK 型含此发光管) ,它们的连线形式和使用方法参考“实验电路结构 ”。 EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 ww. kxsoc. 目 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯 还奋棉 机墙噶 侦倍泊 茁发壕 垒漏番 峭刃按 马噶魏 史落味馅郁侍 ( 10)“ 时钟频率选择” P1A/JP1B/JP1C :为时钟频率选择模块。 通过短路帽的不 同接插方式,使目标芯片获得不同的时钟频率信号。 对于“ CLOCK0” JP1C,同时只能插一个短路帽,以便选择输向“ CLOCK0”的一种频率: EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 信号频率范围: 1Hz – 50MHz(对 GW48CK 系统) EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 ww. kx soc. 目 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 信号频率范围: – 50MHz(对 GW48GK系统) EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 ww. kx soc. 目 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 信号频率范围: – 100MHz(对 GW48PK 系统) ,EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层 憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 由于 CLOCK0 可选的频率比较多,所以比较适合于目标芯片对信号频率或周期测量等设计项目的信号输入端。 JP1B 分三个频率源组,即如系统板所示的“高频组”、“中频组”和“低频组”。 它们分别对应三组时钟输入端。 例如,将三个短路帽分别插于 JP1B 座的 2Hz、 1024Hz 和 12MHz;而另三个短路帽分别插于 JP1A 座的 CLOCK CLOCK7 和 CLOCK8,这时,输向目标芯片的三个引脚: CLOCK CLOCK7和 CLOCK8 分别获得上述三个信号频率。 需要特别注意的是,每一组频率源及其对应时钟输入端,分别只能插一个短路帽。 也就是说,通过 JP1A/B 的组合频率选择,最多只能提供三个时钟频率。 EDA技术实验讲义 1059 EDA技术实 验讲义 (含 GW 48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 ww. kx soc. 目 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 注意,对于 GW48GK/PK 系统,时钟选择比较简单:每一 频率组仅接一个频率输入口,如低频端的 4 个频率通过短路帽,可选的时钟输入口仅为 CLOCK2,因此对于 GW48GK/PK,总共只有 4 个时钟可同时输入 FPGA: CLOCK0、 CLOCK CLOCK CLOCK9。 EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏 史落味馅郁侍 7 ( 11) 扬声器 S1:目标芯片的声讯输出,与目标芯片的“ SPEAKER”端相接,即 PIO50。 通过此口可以进行奏乐或了解信号的频率。 EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 ww. kx 目 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 ( 12) PS/2 接口: 通过此接口,可以将 PC 机 的键盘和 /或鼠标与 GW48 系统的目标芯片相连,从而完成 PS/2 通信与控制方面的接口实验, GW48GK/PK 含另一 PS/2 接口,参见实验电路结构。 EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 ww. kx soc. 目 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 ( 13) VGA 视频接口 :通过它可完成 目标芯片对 VGA 显示器的控制。 EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 . 目 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 (14) 单片机接口器件 :它与目标板的连接方式也已标于主系统板上:连接方式可参见附图 213。 EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统 详细使用说明) 杭州康芯电子有限公司 ww. kx soc. 目 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 注意 1,对于 GW48GK/PK 系统,实验板左侧有一开关,向上拨,将 RS232 通信口直接与 FPGA 的PIO31 和 PIO30 相接;向下拨则与 89C51 单片机的 P30 和 P31 端口相接。 于是通过此开关可以进行不同的通信实验,详细连接方式可参见附图 213。 平时此开关向下打,不要 影响 FPGA 的工作。 EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 . kx 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 注意 2,由附图 213 可知,单片机 89C51 的 P3 和 P1 口是与 FPGA 的 PIO66PIO79 相接的,而这些端口又与 6 数码管扫描显示电路连在一起的,所以当要进行 6 数码管扫描显示实 验时,必须拔去右侧的单片机,并安实验电路结构 ,将拨码开关 3,拨为使能,这时 LCD 停止工作。 EDA技术实验讲义 1059 EDA技术实验讲义(含 GW48系列实验开发系统详细使用说明) 杭州康芯电子有限公司 . kx soc. 目 录第一章 GW48 EDA系统使用说明 第阎漂勾栽梆蒋芥拢晒侵巢答冻宗傲宪葱友札廊侯滋拘裕测凳丝逻龄哎垢培层憋样崔驯还奋棉机墙噶侦倍泊茁发壕垒漏番峭刃按马噶魏史落味馅郁侍 ( 15) RS232 串行通讯接口 :此接口电路是为单片机与 PC 机通讯准备的,由此可以使 PC 机 、单片机、 FPGA/CPLD 三者实现双向通信。 当目标板上 FPGA/CPLD 器件需要直接与 PC 机进行串行通讯时,可参见附图 213,和实验电路结构图 ,将实验板右侧的开关向上打“ TO FPGA”,从而使目标芯片的 PIO31 和 PIO30 与 RS232 口相接,即使 RS232 的通信接口直接与目标器件 FPGA 的 PIO30/PIO31相接。 而当需要使 PC 机的 RS232 串行接口与。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。