数字频率计课程设计论文内容摘要:

所组成,如图 19- 4 所示。 由于 CC4013( c)的 D3 端接 VDD ,因此,在 P2 点所产生的上升沿作用下, CC4013( c)翻转,翻转后 3Q = 0,由于开机置“ 0”时或门( 1)(见图 2- 5)输出的正脉冲将 CC4013( c)的 Q3 端置“ 0”,因此 3Q = 1,经二极管 2AP9 迅速给电容 C2 充电,使 C2 二端的电压达“ 1”电平,而此时 3Q = 0,电容器 C2 经电位器 RW1 缓慢放电。 当电容器 C2 上的电压放电降至非门( 3)的阈值电平 VT 时,非门( 3)的输出端立即产生一个上升沿,触发下一级单稳态电路。 此时, P3 点输出一个正脉冲,该脉冲宽度主要取决于时间常数 Rt Ct 的值,延时时间为上一级电路的延时时间及这一级延时时间之和。 由实验求得,如果电位器 RW1用 510Ω的电阻 代替, C2 取 3μ f,则总的延迟时间也就是显示器所显示的时间为 3s 左右。 如果电位器 RW1用 2MΩ的电阻取代, C2 取 22μ f,则显示时间可达 10s 左右。 可见,调节电位器 RW1可以改变显示时间。 图 3- 4 延时电路 自动清零电路 P3 点产生的正脉冲送到图 3- 5 所示的或门组成的自动清零电路,将各计数器及所有的触发器置零。 在复位脉冲的作用下, Q3= 0, 3Q = 1,于是 3Q 端的高电平经二极管 2AP9再次对电容 C2 电,补上刚才放掉的电荷,使 C2 两端 的电压恢复为高电平,又因为 CC4013(b)复位后使 Q2 再次变为高电平,所以与非门 1 又被开启,电路重复上述变化过程。 图 3- 5 自动清零电路 三、设计任务和要求 使用中、小规模集成电路设计与制作一台简易的数字频率计。 应具有下述功能: 位数 计 4 位十进制数 计数位数主要取决于被测信号频率的高低,如果被测信号频率较高,精度又较高,可。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。