微机原理与接口技术课程设计-数据采集系统系统设计内容摘要:

小,应该保留 Dn1=1;相反,如果 VxVc,则电压比较器输出为 1, 同时说明寄存器中的数字量偏大,应该修改为 Dn1=0;然后,再由置数控制逻辑把逐次逼近寄存器的下一位置 1,进行同样的转换和比较,并且根据比较结果决定这一位的保留与否。 这样的转换和比较过程供进行 n 次,一直到最低位 D0 确定是 1 或是 0。 最终,逐次逼近寄存器的所有位均以确定,转换过程就算完成了。 这时,转换完成 (DONE)信号和锁存允许 (LE)信号同时送出有效电平,LE 信号将转换结果锁存到输出锁存器; DONE 信号用于向 CPU声明,锁存器中已经准备好了转换后的数字量结果,供 CPU 读取。 CPU 可以送来一个输出使能 (OE)脉冲,将数字量从输出锁存器中取走。 数据采集系统 课程设计专用纸 机制专业 0704 班 6 设计内容 设计说明及计算过程 备注 数据采集系统 课程设计专用纸 机制专业 0704 班 7 数据采集说明 程序设计中采集了 由 8 路模拟开关、地址锁存与译码器、比较器、 8 路开关树型 D/A 转换、逐次逼近型寄存器、三态输出锁存器等其它一些电路组成。 因此, ADC0809 可处理 8 路模拟量输入,且有三态输出能力,既可与各种微处理器相连,也可单独工作。 输入输出与 TTL 兼容。 数据采集系统 课程设计专用纸 机制专业 0704 班 8 图中多路开关可选 8 个模拟通道,允许 8 路模拟量分时输入,公用一个 A/D 转换器进行转换。 地址锁存与译码电路完成对 A,B,C3 个地址位进行锁存和译码,其译码输出用于通道选择,其转换结果通过三态输出锁存器存放和输出。 设计内容 设计说明及计算过程 备注 数据采集系统 课程设计专用纸 机制专业 0704 班 9 数据采集系统所需程序 DATA SEGMENT (定义数据段) ORG 2020H AREA DB 200 DUP (。 ) ( 设置 DB 最大存贮单位 ) DATA ENDS STACK SEGMENT DB 50 DUP(。 ) STACK ENDS CODE SEGMENT ASSUME DS:DATA,SS:STACK,CS:CODE LOP: MOV AL, 8H ( 255A 初始化,方式 0, A 口输入, B 口输出) MOV DX, FFH ( 255A 控制字。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。