篮球竞赛24s计时器----电子技术课程设计内容摘要:

BO 端接到下一 级的 CP端即可。 详见下面 的 功能表。 输 入 输 出 R LD CP+ CP D0 D1 D2 D3 Q0 Q1 Q2 Q3 1 X X X X X X X 0 0 X X I0 I1 I2 I3 0 1 ↑ 1 X X X X 0 1 1 1 X X X X 0 1 1 1 X X X X 0 0 0 0 I0 I1 I2 I3 加计数 减计数 保持 表 74192 的功能表 由功能表可以看出,当 LD =1, CR=0, CPD=1 时,如果时钟脉冲加到 CPU 端,则计数器在预置数的基础上进行加法计数,当计数到 9( 1001)时, CO 端输出进位下降沿跳变脉冲;当 LD =1, CR=0, CPD=1 时,如果有时钟脉冲加到 CPD 端,则计数器在预置数的基础上进行减法计数器。 只有当低位 1 端发出借位脉冲,高位计数器才做减计数。 当高,低位计数器全为零时,且 CPD 为 0时,置数端 2,计数器完成并行置数,在 CPD 端的输入时钟脉冲作用下,计数器进入下一轮循环减计数。 数码显示译码器的设计 在本设计中,根据设计的要求,我使用 74LS48 译码器来驱动共阴极数码显示管, 74LS48 芯片是一种常用的七段数码管译码器驱动器,常用在各种数字电路和系统的显示系统中,下面我就给大家介绍一下 这个元件的一些参数与应用技术等资料。 74LS47 的引脚图和功能表分别如图 所示。 7 图 74ls47 引脚图 输入 输出 字形 数字 A3 A2 A1 A0 BI/RBO a b c d e f g 0 1 2 3 4 5 6 7 8 9 1 1 1 1 1 1 1 1 1 1 1 X X X X X X X X X 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 1 0 0 1 1 1 1 1 0 0 1 0 0 1 0 0 0 0 0 1 1 0 1 0 0 1 1 0 0 0 1 0 0 1 0 0 0 1 0 0 0 0 0 0 0 0 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 2 3 4 5 6 7 8 9 消隐 脉冲消隐 灯测试 X 1 0 X 0 X X X X X 0 0 0 0 X X X X 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 8 表 74LS47 的功能表 8 七段译码显示原理图如图 (a)所示,图 (b)给出了七段显示笔画与 0~ 15 共16个数字的对应关系 图 七段 数码显示管的引脚图 秒脉冲的设计 根据设计要求,本电路需要产生间隔为一秒的时间脉冲,完成正确的计数功能。 所以选择 555 定时器来设计此模块。 从而产生标准的秒脉冲。 1.器件特性 555 定时器是一种中规模集成电路,外形为双列直。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。