四人智力抢答器电子技术课程设计内容摘要:

下来是关于八输入与非门74LS30如何控制时钟信号的作用的分析。 当电路中没有抢答信号时,十三输入与非门74LS30的选手信号输入端都为高电平。 时钟信号输入端为80kHz ~500kHZ的方波,有效电压为5V。 多余的三个输入端连接5V电源,作为闲置端。 ,时钟信号波形为Clk,当没有抢答信号时,输出波形图为Q。 Q=(Q139。 Q239。 Q339。 Q439。 Q539。 Q639。 Q739。 Q839。 (Clk))39。 =Clk在t39。 时刻加入抢答信号后输出波形为Q*。 例如当一号选手第一个抢答时,Q139。 =0 十三输入与非门 Q*=(Q139。 Q239。 Q339。 Q439。 Q539。 Q639。 Q739。 Q839。 (Clk))39。 = 1由此可见此集成电路在设计中起到的逻辑功能。 为了将锁存的信号显示在数码管上,需要将8个高低电平信号编译成二进制码,在通过显示译码器驱动数码管显示。 考虑到经过触发器后信号不受优先级的影响,可以利用优先编码器74HC148对Q39。 1~Q39。 8进行编码。 :: 本单元电路选用显示译码器7448作为数码管驱动,A~D为二进制译码输入端,Ya~Yg为译码输出端,直接连接共阴极数码管的对应管脚。 一旦输入和输出对应不上,就不发正确的显示选手的编号。 输入输出数字DCBAYaYbYcYdYeYfYg000001111110100010110000200101101101300111111001401000110011501011011011601100011111701111110000810001111111实际上带有进位端的编码器74HC148编码出的二进制码与译码器7448的输入相差“0001”,因此采用全加器74HC283将编码的二进制数同“0001”相加,从而得到合适的二进制码。 下的功能表: 全加器74HC283的功能表综上,由优先编码器、加法器、: 显示电路 设计分析考虑到抢答电路中运用到了上升沿触发器74HC175,需要时钟信号才能正常工作,在multisim仿真中可以用信号发生器产生需要的时钟信号,也可以利用555集成电路和RC震荡电路组成多谐振荡器,选取一定参数的电阻和电容就可以产生所需要的时钟信号。 本次设计的。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。