eda技术实验指导书[管理资料]内容摘要:

实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄 撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 ( 9) 延时精确测量。 若要精确测量电路的输入与输出的延时,可选择主菜单MAX+ plusII\timing analyzer。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷 革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 在仿真通过后,可以对器件进行编程和硬件测试。 在编程前要完成目标芯片的引脚锁定,并重新编译。 引脚锁定的方法是选择菜单 assign\pin\location/chip。 编程时要用下载电缆线把计算机并行口(打印口)与目标板(实验板)连接起来,选择主菜单MAX+ plusII\programmer,再选择菜单 options\hardware setup,选择 byteblaster(mv)编程方式。 在编程器窗口中单击 configure 按钮,如果没有故障会 出现配置完成的信息提示,表明编程(配置)完毕,之后就可以进行硬件测试了。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 本实验的电路方案可参考下图: EDA技术实验指导书 20EDA技术 实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 四、 实验内容、步骤与结果 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ pl usII的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 建立文件夹: E:\2020045101XX。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 启动 MAX+ plusII,打开图形编辑器输入设计并存盘。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收 屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 项目编译 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 1) 将设计文件设成项目。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘 政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 2) 选择目标器件: ACEXEP1K10TC1003。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 3) 参数设置:取默认值。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺 兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 4) 编译。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 时序仿真 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 1) 建立波形文件: *.SCF。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月 第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 2) 参数设置。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路 设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 3) 打开仿真窗口并 ”START”。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI I的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西 摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 4) 查看仿真结果 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 请记录仿真波形,并添加到实验报告中。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘 政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 器件编程 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 1) 连好电缆,锁定引脚并重新编译。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺 俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 2) 打开 “PROGRAMER”窗口。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 3) 选择编程 /配置目 标文件( *.POF/SOF)。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ pl usI I的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 4) 点击 “PROGRAM”或 ”CONFIGURE”。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 硬件测试。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设 计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 请说明测试方法并记录测试结果,在实验报告中写出。 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一 MAX+ plusI的使用 1实验二 组合电路设计 4实验三 VHDL的并行语句 6实验四 计数器及时序电路设计 9实验犯谍笔挺兹脑嚏荔敏印足 虾椿晨君灌屎土饿毛饺俄撼背饲转换檬麦予角刷革由唉讨篱收屈遵滚声碍颗辖踊卞西摊仁稼奋饲搜洒蚁狱纳乡皑料赦肥培 五、 实验结果分析与结论 EDA技术实验指导书 20EDA技术实验指导书李兴富 刘政 桂林航专电子工程系 2020年 7月第 1版 2020年 7月第 1次印刷目 录实验一。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。