数字电子技术基础题库内容摘要:
28 D 256 21. 欲实现一个三变量组合逻辑函数,应选用下列选项中的 C。 ( ) A 编码器 B 译码器 C 数据选择器 D 22. 由 10级触发器构成的二进制计数器,其模值为下列选项中的 D。 ( ) A 10 B 20 C 1000 D 1024 23. 设计一个能存放 8位二进制代码的寄存器,需要触发器的个数为下列选项中的 A 所指。 ( ) A 8 B 4 C 3 D 2 24. 由 4 个触发器构成的寄存器可以存入 4 位二进制代码。 ( ) 25. 用 OD门 (或 OC〉实现函数 Z = AB+CD , 应采用如图 所示的 C 图的电路。 ( ) 26. 对于 TTL与非门,只要有一个输入为低电平,则输出就为 1 (高电平),所以对与非门多余输入端的处理不能接 0 (低电平)。 ( ) 27. JK型 边沿 触发器的触发是选用下列选项中的 A。 ( ) A 在 CP 上升沿触发 B 在 CP 下降沿触发 C 在 CP = 1 的稳态下触发 D 与 CP 无关 28. 在 TTL 集成与非门中,多发射极晶体管 T1 的主要作用是下列选项中的 B。 ( ) A 倒相 B 逻辑乘 C 提高带负载能力 D 提高 抗干扰能力 29. 一般 TTL集成门电路的平均传输延迟时间比 CMOS 集成门电路小。 功耗比 CMOS 门电路的大。 ( ) 30. 正逻辑的与门是负逻辑的或门;正逻辑的或门是负逻辑的与门,如下图 (a)和 (b)所示。 ( ) ( a ) ( b ) 31. 能完成两个 1 位二进制数相加并考虑到低位来的进位的器件称为下列选项中的 C。 ( ) A 编码器 B 译码器 C 全加器 D 半加器 32. 在 TTL 三态门、 OC门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为异或门,能实现总线连接方式的门为 OC门。 ( ) 33. 如需要判断两个二进制数的大小或相等,可以使用下列选项中的 C。 ( ) A 译码器 B 编码器 C 数据选择器 D 数据比较器 34. 把 JK 触发器转换为 T’ 触发器的方法是将 J = 1, K = 1。 ( ) 35. 任一时刻的稳定输出不仅决定于该时刻的输入,而且还与电路原来状态有关的电路叫组合逻辑电路。 ( ) 36. 用代码代表特定信号或者将代码赋予特定含义的过程称为下列选项中的 C。 ( ) A 译码 B 编码 C 数据选择 D 奇偶校验 37. 一个 4位移位寄存器原来的状态为 0000,如果串行输入始终为 1,则经过 4个移位脉冲后寄存器的内容为下列选项中的 D 所指。 ( ) A 0001 B 0111 C 1110 D 1111 38. 由或非门构成的基本 RS触发器 ,当 R = 1,S = 0时 ,则输出状态应选为下列选项中的 B。 A Q = 0 B Q = 1 C Q=1 D 39. 具有两个稳定状态并能接受、保持和输出送来的信号的电路叫触发器。 ( ) 40. 函数 Y(A、 B、 C)的波形如图所示 ,它代表的逻辑函数为奇校验器的输出。 ( ) 41. 当集成维持 阻塞 D 型触发器的异步置 0 端DR =0异步置 1 端 ISD 时,则触发器的次态 01nQ ,其工作状态 应选择下列选项中的 B。 ( ) A 与 CP 和 D 有关 B 与 CP 和 D 无关 C 只与 CP 有关 D 只与 D 有关 42. 已知 R、 S 是或非门构成的基本 RS 触发器的输入端,则约束条件为下列选项中的 A。 ( ) A RS = 0 B R+S = 1 C RS = 1 D R+S = 0 43. 对于或非门,只要有一个输入为高电平,则输出就为 0 (低电平),所以对或非门多余输入端的处理不能接 1 (高电平)。 ( ) 44. 用 74LS138 的译码器构成的 函数发生器电路如图所示 ,由图可知其输出所表示的函数式为 L = C B A + C B A + CB A。 ( ) 45. 由于在系统可编程逻辑器件具有较强的逻辑功能 ,在逻辑电路使用中 ,通过编程可实现任意所需的组合或构成时序逻辑电路。 ( ) 46. N 级触发器可以记忆 2n+1种不同的状态。 ( ) 47. 正边沿 D 触发器 ,在时钟脉冲 CP正边沿到来前 D为 1,而 CP正边沿后 D变为 0,则 CP 正边沿后输出状态为应选为下列选项中的 B。 ( ) A Q = 0 B Q = 1 C Q=1 D 48. 欲将 2输入端的与非门、异或门、或非门作非门使用,其多余输入端的接法可依次是下列选项中的 A。 ( ) A 接高电平,接高电平,接低电平 B 接高电平,接低电平,接低电平 C 接高电平,接高电平,接高电平 D 接低电平,接低电平,接低电平 49. 若 JK 触发器的原状态为 0, 欲在 CP 作用后仍保持为 0 状态,则激励函数 JK 的值应选下列选项中的 C。 ( ) A J=1, K=1 B J=0, K=0 C J=0, K= D J=d, K= 50. 在设计同步时序电路时,检查到不能自行启动时,则应采取下列选项中的 B 方法。 ( ) A 只能用反馈复位法清零 B 只能用修改 电路及变动 驱动方程的方法 C 必须用反馈复位法清零并修改驱动方程 D 采用反馈置位法 51. 可以用来实现串 /并转换的器件为下列选项中的 B 所指。 ( ) A 计数器 B 移位寄存器 C 存储器 D 全加器 52. 在下列器件中,不属于时序逻辑电路的为下列选项中的 D 所指。 ( ) A 计数器 B 移位寄存器 C 全加器 D 序列信号检测器 53. 与 TTL电路相比 ,CMOS电路具有功耗低 ,结构相对简单 ,便于集成化等优点。 ( ) 54. CM0S逻辑门是单极型门电路 ,而 TTL逻辑门是双极型门电路。 ( ) 55. 由与非门构成的基本 RS触发器 ,当 R=0 , S=1 时 ,则输出状态应选为下列选项中的 B。 ( ) A Q = 1 B Q = 0 C Q=0 D 56. 输出端可直接连在一起实现“线与”逻辑功能的门电路是下列选项中的 C。 ( ) A 与非门 B 或非门 C OC门 D 三态门 57. 边沿结构的触发器其次态仅取决于 CP下降沿(或上升沿)到达前瞬间的输入信号状态,而在此前或后的一段时间内,输出状态不受输入信号影响。 故此触发器可用来解决直接控制问题。 ( ) 58. 用 n 级触发器组成计数器,其最大计数模是 2n。 ( ) 59. 正逻辑的或非门是负逻辑的与非门;正逻辑的与非门是负逻辑的或非门,如下图( a)和 (b)所示。 ( ) ( a ) ( b ) 60. 通过 四位数值比较器 HC85比较两数的大小时 ,在 A3 =B A2=B2情况下 ,如果 A1B1,则输出 F(AB〉 =1,F(AB)=F(A=B)=0。 ( ) 61. 在 TTL 类电路中,输入端悬空等效于接 0(低电平)。 ( ) 62. 异步计数器设计时,比同步计数器设计多增加的设计步骤为下列选项中的 D 所指。 ( ) A 画原始状态转换图 B 进行状态编码 C 求时钟方程 D 求驱动方程 三、填空题 (每题 1 分 )1. 对于 JK触发器,若 J=K,则可完成 ( ) 触发器的逻辑功能;若 J=K=1, 则可完成 ( ) 触发器的逻辑功能。 2. 石英晶体多谐振荡器可以产生( )的时钟脉冲。 3. 逻辑变量和函数只有 ( )和 ( )两种取值,而且它们只是表示两种不同的逻辑状态。 4. 在 ( )电路中,任一时刻的输出信号不仅取决于当时的输入信号,而且还取决于电路原来的状态。 5. 一个 10 位 D/A转 换器的每个量化单位电压表示 ,则它最大能表示( ) V电压。 6. 三种基本逻辑门是 ( )、 ( )、 ( )。 7. 常用的数模转换电路是( )。 8. 逻辑函数 F=AC+B的最小项表达式为 ()。 9. 将每 组 输入的二进制代码译成对应的输出高、低电平信号的逻辑电路叫 ( )。 10. 用反演规则写出逻辑函数 F = AB+CD 的反函数是 ( )。 11. 以输出二进制代码的位数表示分辨率的高低,位数越多,说明量 化误差 越 ( ),转换精度 越 ( )。 12. 请将十进制数 102转换为二进制数 ( )。 将二进制数( ) 2 转换为十进制 数 ( ) 13. A/D 转换器电路中首先要对模拟信号进行( )、然后再进行( )和( )。 14. 时序逻辑电路按触发器时钟端的连接方式不同可分为 ( ) 时序电路 和 ( ) 时序电路 两类。 15. 组合逻辑电路在结构上不存在输出到输入的 ( ) ,因此 ( ) 状态不影响 ( ) 状态。 16. 全面描述一个时序逻辑电路的功能,必须使用三组方程式,它们是 ( )。 17. 逻辑电路分析是指给定一个逻辑电路,通过分析指出电路的 ( )。 18. 将二进制数( 1101001. 01101) 2转换成十进制数是 ( ), 转换成十六进制数是 ( )。 19. 能够存储 1位二值信号的基本单元电路统称为 ( )。 20. 只读存储器 ROM 的掩模 ROM 的存储单元是通过( )或( )器件的有无来存储 0 信息,而可编程 ROM 即 PROM的存储单元是通过( )通断来存储 0信息。 21. 请将十进制数 342 转换为二进制数 ( )。 将二进制 数( ) 2转换为十进制数 ( )。 22. 根据逻辑功能的不同特点,可以把数字电路分成 ( )和 ( )两大类。 23. 3 位逐次逼进型 A/D 转换器除了有比较器、控制逻辑电路、数码寄存器和环形右移寄存器外,还必须包含( )转换器等 5 部分电路组成。 24. 逻辑函数 F=AB+CD的最小项表达式为 ( )。 25. 若一个 14 位 D/A 转换器的满刻度输出电压为 Vomax = 10V, 当输入 D =( 10111010101111) 2时,输出电压为( ) V。 26. 用 4k 8位的 RAM芯片组成 16k 8位的存储器需要 ( ) 片,组成 32k 8位的存储器需要 ( ) 片。 27. 逻辑代数中的三种基本运算是 ( )、 ( )、 ( )。 28. 石英晶体多谐振荡器的振荡频率仅决定于晶体本身的( ),而与电路中( )的数值无关。 29. 已知 Intel 2732 是 4k 8 位的 ROM 集成电路芯片 ,它有地址线 ( ) 条 ,数据线 ( )条。 30. 请将十进制数 58转换为二进制数 ( )。 将二进制数( ) 2 转换为十进制数 ( )。 31. T触发器的特性方程为 ( )。 D触发器的特性方程是 ( )。 32. 动态存储器 DRAM 的优点是 ( ) 、 ( ) ,其缺点是 ( )。 33. 请将十进制数 112转换为十六进制数 ( )。 将二进制数( ) 2 转换为八进制数 ( )。 34. 欲把输入的正弦波信号转换成同頻的矩形波信号,可采用( )电路。 35. 实现两个 1 位二进制数相加的器件叫做( ),实现两个同位二进制数的加数和来自低位的进位二进制数三者相加的器件叫做( )。 36. 数字量的变化在时间上和数量上都是 ( ),表示数 字量的信号叫 ( ), 工作在其下的电子电路叫做 ( )。 37. D/A和 A/。数字电子技术基础题库
相关推荐
3— 6 号四个病人病情 依次加重)。 2. 根据病人病情设置优先级别。 当有多人呼叫时,病情严重者优先。 ,系统按优先级别 从高到低依次 显示其它呼叫病人的编号。 设计总体框图: 设计思路 系统由呼叫信号锁存,优先编码,二进制译码,显示及逻辑控制清除等几部分组成, 电路核心部分为优先编码器,当有信号输入时,用触发器锁存相应的信号,由优先编码器判别信号的优先级,并输出相应的 编码
部落,能分享到部落总广告收益 20%,部落可容纳 1000人,部落首领的责任是管理部落成员,督促成员看广告,维 护成员的消费数据。 人物级别 所属时代 人物描述 白银酋长 白银时代 玉洁冰清,身着白银圆环,头戴银牙骨,熠熠生辉,貌美妖娆。 详细说明 粮仓里有 100万 — 500万(不包含 500万)个馒头的,是为白银酋长,有专用的头像,加入其它部落后,每看一个广告,可获得该广告收益
授权;甲方保证本协议约定的影片著作权不侵犯任何他人作品著作权,如有侵权行为或事实,全部责任均由甲方负责并承担,由此给乙方造成经济和名誉损失由甲方承担并赔偿。 甲方保证所转让或授权的影片著作全之 IBEX— REPLAY M200和 M300的数字放映权为在相同授权范围内授权或转让给任何第三方。 甲方保证乙方享有在本协议约定的使用范围和期限内影片数字发行放映权的排他性,即本协议生效后
三、已知电路及输入波形如图 4 所示,其中 FF1 是 D 锁存器, FF2 是维持 阻塞 D 触发器,根据 CP 和 D的输入波形画出 Q1 和 Q2 的输出波形。 设触发器的初始状态均为 0。 ( 8 分) 四、分析图 5 所示电路,写出 Z Z2 的逻辑表达式,列出真值表,说明电路的逻辑功能。 ( 10分) 9 五、设计一位 8421BCD 码的判奇电路,当输入码含奇数个“ 1”时,输出为
设定的评估标准在移动设备上对教师课堂实录资源进行评估打分并参看评估统计。 1直播课堂: 1)对开放权限的课堂,资源首页可观看教师授课直播实况。 2)直播评课。 支持直播过程中的量化评估、打分、总评等评课操作。 3)自定义直播评估 标准。 可根据实际的教学评估要求,设置多套评估标准,如语文课的评估标准、数学课的评估标准、英语课的评估标准、不同科目教学技能训练用评估标准
计算机中的核心地位和主要功能 向学生作全面阐述。 并通过实物展示,向学生说明它其实是由运算器和控制器放在一个芯片上构成的,紧接着分别用一句话介绍运算器和控制器的功能。 此时,老师可以把展示的实物在全班进行传递,以便让学生更好地观察 CPU,同时,再向学生介绍目前主流的 CPU 的 生产厂商,并进一步向学生说明,通常情况下, CPU 是决定一台计算机档次的关键,再次突出CPU 在计算机中的重要地位