gmnsc1128使用设计手册demo-a内容摘要:

应的变化参见第二章第五节和第六节。 以上电路设计值适应 1Kbps数据速率、四周波调制、250KHz 载频,带宽为 100KHz(200~300KHz)。 智源利和 ——————————————————————————————————————————————技术支持部 01062080918(传真) /62080927 Email: 14 3.信号放大器 (AMP 电路 ) 图 2- 6 本级放大的目的是将滤波后的信号不失真的放大 75 倍以上,以达到本级增益 30dB 以上的要求。 特别注意的是小信号的不失真。 因为此级主要是完成小信号的放大,并注意电路本身的噪声干扰不能过大。 经该级放大后可接入 SC1128片内运算放大器继续将信号放大。 SC1128 片内运算放大器的原理参见第四节内容。 4.功率放大器 (PAMP 功放电路 ) 此级功率放大是将 SC1128 第 24 脚的高压开漏输出转换成功率输出。 此脚输出时应接一个不小于 1K的上拉电阻,其灌入电流不要超过 4mA,并有不低于 3V峰峰值的信号电压输出。 功率放大器本身工作在开关状态。 由于正常地发射时间很短,所以在选择三极管参数时应该注意其功率参数 (测试 时应注意工作时间不能太长,以避免损坏功率放大器的输出三极管,整板测试时可以串一个电阻,不过此时输出波形和功率将受影响 )。 智源利和 ——————————————————————————————————————————————技术支持部 01062080918(传真) /62080927 Email: 15 图 2- 7 第三节 典型波形图 1.信号解析对比 图 2- 8 信号解析对比 图 2- 8 中:通道 1 为变压器耦合输入端,即 P1点;通道 2 为过零比较器输入端,即SC1128 第 19脚。 连接方式:插头非接触直接耦合。 在这种情况下,通道 1 显示的为淹没着 智源利和 ——————————————————————————————————————————————技术支持部 01062080918(传真) /62080927 Email: 16 信号的噪声,峰峰值不足 6mV;经前级输入通道的放大和滤波后还原成发射板的输出信号,此时幅值达到近于电源电压,如 图 2- 8通道 2 所显示的波形,这样的波形可以通过 SC1128的处理将数据正常还原的。 2.同步输出信号 图 2- 9 同步输出信号 图 2- 9 中:通道 1为发射板 SC1128 第 37脚 (SYN)同步脉冲;通道 2为接收板 SC1128第 37 脚 (SYN)同步脉冲。 正常工作时, SC1128 第 36 脚不发射时始终置 0,处于等待接收状态。 发射数据时,微处理器将 SC1128 第 36 脚 (SR)置 1,第 37 脚输出同步脉冲,微处理器通过 38脚 (TX)向 SC1128 输入要发射的数据。 当 SC1128接收到数据后,开始通过 SC1128第 37 脚 (SYN)发射同步脉冲,此时微处理器开始通过 SC1128 第 38 脚 (TX)接收数据。 如图2- 9 所示。 只有出现同步脉冲才能正常收发数据。 3. SC1128 数据输入输出 智源利和 ——————————————————————————————————————————————技术支持部 01062080918(传真) /62080927 Email: 17 图 2- 10 TX数据端输入输出 图 2- 10中:通道 1 为发射数据( 6 个 FFH, 1 个 68H),即 SC1128 第 38脚信号波形;通道 2 为接收到的数据,即 SC1128 第 38 脚波形。 连续重复发送 6 个 0FFH 加一个 68H。 图2- 10 显示出正常状态下的数据波形。 第四节 SC1128 各引脚正常工作参数值 SC1128 在典型电路状态下正常工作时的各脚电位和波形如下 (交流信号电压未说明的均为峰峰值,芯片供电电压为 5V) : 1. 时间振荡电路的连接 : 1 脚和 44 脚为频率 32768Hz 的晶振连接端,如图 211 所示。 图 2- 11 智源利和 ——————————————————————————————————————————————技术支持部 01062080918(传真) /62080927 Email: 18 2. 一级运算放大器: 图 2- 12 该单元是一个标准的 CMOS 运算放大器,可根据需要设计成不同增益的放大电路,该级运算放大器的输入、输出阻抗及幅频特性如下: 输入信号: Vi= 该 放大器在 DEMO 板中的设计如下: 3. 二、三级运算放大器: 图 2- 13 片内设计了增益不小于 30dB 的 CMOS 运算放大器,共两级。 其中第二级运算放大器为 15 脚输入 16 脚输出 ;第三级运算放大器为 17脚输入 18 脚输出。 在设计输入通道电路时,可根据具体情况选用其中一个或二个全用。 第二级运算放大器的输入、输出阻抗及幅频特性序号 输入信号频率 一级运放开路输出 一级运放带载输出(负载电阻 512 Ω ) 输入电阻 输出电阻 KHz mVpp dB mVpp dB KΩ KΩ Ω Ω 1 200 1390 968 2 250 1260 848 3 275 1190 800 4 300 1130 760 5 325 1090 720 6 345 1030 696 7 375 984 656 8 400 928 624 9 425 904 600 10 450 856 568 智源利和 ——————————————————————————————————————————————技术支持部 01062080918(传真) /62080927 Email: 19 如下: 输入信号: Vi= 序号 输入信号频率 二级运放开路输出 二级运放带载输出 (负载电阻 512 Ω ) 输入电阻 输出电阻 KHz mVpp dB mVpp dB KΩ Ω 1 200 1680 936 2 250 1460 848 3 275 1400 800 4 300 1320 752 5 325 1260 712 6 345 1180 680 7 375 1100 656 8 400 1000 624 9 425 944 584 10 450 904 560 第三级运算放大器的输入、输出阻抗及幅频特性如下: 输入信号: Vi= 序号 输入信号频率 三级运放开路输出 三级运放带载输出 (负载电阻 512 Ω ) 输入电阻 输出电阻 KHz mVpp dB mVpp dB KΩ Ω 1 200 1740 1080 2 250 1460 940 3 275 1380 856 4 300 1300 816 5 325 1220 768 6 345 1160 752 7 375 1090 696 8 400 1040 664 9 425 992 648 10 450 944 624 以 上三表中的数据为实测值,不同的芯片其实测数据值有一定的离散性。 4. 电压比较器及波形整形电路: 图 2- 14 该电路的作用是完成模拟信号到数字信号的转换。 第 9脚是比较器的输出端,在这个脚上可以观察到转换后的波形。 智源利和 ——————————————————————————————————————————————技术支持部 01062080918(传真) /62080927 Email: 20 5. 主频振荡电路: 该电路为通信芯片工作的主时钟频率振荡器,对晶振的选择与载频有关。 具体计算方法参见本章第五节。 图 2- 15 6. 开漏输出电路: 第 24脚为芯片的方波输出脚,其内部结构为开漏输出。 在具体应用时应外接上拉电阻,其值应不小于 1K,并保证其灌入电流不要超过 4mA。 图 2- 16 7. 供电电源及接地: 本芯片在设计时充分考滤数字、模拟、功率放大及备用电源相互之间的干扰问题,将以上供电电源分别引入,并各自使用独立的接地线。 相关引脚如下: 21 脚 VDDA:运算放大器模拟电源+ 5V; 10 脚 GNDA:模拟地。 29 脚 VDD:数字电源+ 5V; 6 脚 GND:数字地。 25 脚 VDDP:功率放大器电源+ 5V; 22 脚 GNDP:功率放大器地。 智源利和 ——————————————————————————————————————————————技术支持部 01062080918(传真) /62080927 Email: 21 43 脚 VDDT:内置电子表及数据存储器后备电源+ 3~ 5V,可外接锂电池。 8. 主要引脚正常工作时的电压和波形 以下描述为测试时的数据。 在接收信号不同或电路 组成结构不一致时,所测数据和波形可能与本描述有差别,这是正常的。 不同的测试方法也可能导致不同的数据和波形,以下数据仅供设计和测试时参考。 11 脚为 SC1128二分之一供电电压,即 ,具体应用时应外接 F 滤波电容器。 12 脚应为 (因为接在 11 脚上的 ), 13 脚为不大于 3V的正弦波 (也可能是方波,由于接收信号比较强时导致前级放大器输出饱和 ), 14脚输出正弦波(饱和时为峰值 5 伏的方波)。 15 脚波形同 14 脚, 16 脚输出峰值为 5 伏的方波; 17 脚为峰值几百毫伏的正弦波; 18 脚输出峰值为 5伏的方波 (若二三级运放之间用带通滤波器相连 )。 19 脚输入波形为占空比 1: 1 峰值为 5 伏的方波; 20 脚输出脉冲信号, 26 脚输入方波。 23 脚输出正弦波; 24 脚输出方波(与上拉电阻配合可调整输出信号峰值)。 27 脚频率为电路工作主时钟的四分之一的晶振输出,近似正弦波 (接近 5V)。 28 脚频率为电路工作主时钟的二分之一的晶振输出 ,近似正弦波 (约为 4V)。 30 脚电路工作主时钟晶振输出,近似正弦波 (约为 20mV); 31 脚电路工作主时钟晶振输入 ,近似正弦 (约为 2V)波。 32 脚电压监测端, 35 脚与 32 脚配合,当电源信号低于监测值时,输出低电平,当高于监测值,则输出高电平。 33 脚看门狗输入端,正常工作时应该在 768mS内产生一次高低电位变化; 34脚看门狗输出端,与 33 脚配合,正常时输出低电平,否则输出三分之一占空比的复位脉冲。 36 脚收发控制端, 0 为接收, 1 为发射; 37 脚在发射和接受同步后产生同步脉冲信号,频率随工作主时钟和周波的变化而变化; 38 脚输出发送和接收的数据; 39 脚设置数据及状态的输入输出端; 40 脚同步设置时钟输入端; 41 脚片选输入。 智源利和 ——————————————————————————————————————————————技术支持部 01062080918(传真) /62080927。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。