eda技术实验书内容摘要:

来将单相时钟脉冲 CP 转换成两相时钟脉冲 QA 和 QB, QA和 QB是两个频率相同而相位不同的时钟脉冲,故称为两相时钟脉冲。 此电路的逻辑图和波形图如图 36所示。 图 3 6 两相时钟脉冲电路 Q CP 1J C1 1K Q amp。 amp。 Q A Q B Q B Q A Q Q CP ( a )逻辑图 ( b )波形图 amp。 amp。 “ 1 ” 按图 36( a)连接实验电路。 用双踪 示波器观察并描绘下列波形,与理论分析的结果相比较。 分别观察 ① QA 和 QB ;② CP 和 QA; ③ CP 和 Q。 的波形。 数字电路实验 19 河北大学电信学院 D 触发器设计一个四人抢答器 电路由 D 触发器和与非门构成, A、 B、 C、 D 为抢答按钮, R 为复位按钮,当无人抢答时 D1D4为低电平, Q1— Q4输出低电平, L1— L4不亮。 当有人抢答时,若 A按下,Q1为“ 1”, L1亮,同时封锁 1KH脉冲不能作用到触发器 ,即使其他抢答者再按抢答按钮也将不起作用。 主持人 可通过复位按钮 R使电路恢复正常,并为下一次抢答做好准备。 用 JK触发器 74LS114实现 彩灯控制电路。 电路功能分析 该电路将 J1与 K J2 与 K2连在一起,作为 T触发器使用,在时钟秒信号脉冲作用下,使 LA、 LB、 LC三盏灯按如图所示的顺序亮暗。 SETCLRDSETCLRDSETCLRDSETCLRDamp。 00000amp。 000A+ 5 VDCBRE SET Q 1Q 3Q 4Q 2R RRRR1 4321 2 3 4蜂鸣器1 KHz数字电路实验 20 河北大学电信学院 四、实验报告要求 总结基本 RS触发器、 JK触发器、 D触发器的逻辑功能。 思考题: 与非门构成的基本 RS 触发器的约束条件是什麽。 在实验中所用 D、 JK触发器 ,若使用其同步功能, 异步置位、复位应处于什么状态。 * JK触发器 74LS114特性表 J K DR DS CP Qn+1 注 0 0 1 1 ↓ Qn 保持 0 1 1 1 ↓ 0 置 0 1 0 1 1 ↓ 1 置 1 1 1 1 1 ↓ Qn 翻转 1 0 1 异步置 1 0 1 0 异步置 0 0 0 禁用 * D触发器 74LS74特性表 D DR DS CP Qn+1 注 0 1 1 ↑ 0 置 0 1 1 1 ↑ 1 置 1 0 1 0 异步置 1 1 0 1 异步置 0 0 0 禁用 数字电路实验 21 河北大学电信学院 13 12 11 10 9 8 2 3 4 5 6 7 1 14 V CC 2R D 2D 2 C P 2S D 2Q 2Q 1R D 1D 1 C P 1S D 1Q 1Q GND D 触发器 74LS74 JK 触发器 74LS1 14 13 12 11 10 9 8 2 3 4 5 6 7 1 14 K J S D Q Q J K S D Q Q V CC CP K2 J2 S d 2 Q2 Q2 R D K1 J1 S d 1 Q1 Q1 GND 数字电路实验 22 河北大学电信学院 实验 四 计数 器 、译码显示 一、实验目的 1. 掌握用触发器设计计数器的方法 2. 掌握集成 计数器 、译码器的使用 3. 掌握由集成 计数器构成 N 进制 计数器的方法 4. 掌握计数器的 级联方法 二、实验设备与器材 1.双踪示波器 2.数字电路 实验箱 3. 74LS00 74LS73 74LS160 74LS90 74LS48 三、实验内容及步骤 1. 用 74LS73 构成 四位异步、二进制加法计数器(模 16 计数器) 要求:将计数器输出 Q0、 Q1 、 Q Q3 分别接电平显示 指示灯,计数器清零后送单脉冲,记录计数状态。 再输入 1KHz脉冲信号,用示波器观察并记录 Q0、 Q1 、 QQ3 的波形。 实验电路自行设计。 2. 计数器 74LS160 ( 1)集成 计数器 74LS160,其管脚排列如图 41 所示。 了解其功能,如表 41。 表 41 74LS160 的功能表 *注 同步置数端为低电平时,在 CP 作用下 输出 Q3 Q2 Q1 Q0 = D3 D2 D1 D0 CP DR LD EP ET 工作状态 0 清 零 ↓ 1 0 置 数 1 1 0 1 保 持 1 1 0 保持( RCO=0) ↓ 1 1 1 1 计 数 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 Q 2 Q 3 ET LD Q 1 Q 0 V CC R D CP D 0 D 1 D 2 D 3 EP G N D 十进制同步计数器 7 4 L S 1 6 0 RCO 图 4 1 7 4 L S 1 6 0 的管脚图 数字电路实验 23 河北大学电信学院 ( 2)用 74LS160 采用置数法实现七进制计数器。 如图 42 LD D 0 D 3 Q 3 Q0 DR amp。 D 2 D 1 EP ET C Q 2 Q 1 7 4 1 6 0 CP 1 CP 1 图 4 2 7 4 1 6 0 构成 7 进制计数器 使用 74LS160搭接如图 42所示电路,给 CP 加 单脉冲 信号 , Q 端 分别 接发光二极管,观察发光二极管的状态,完成状态转换图。 ( 注意: EP、 ET、 LD 、 dR 等引脚须接高电平。 ) ( 3)用 74LS160 采用复位法实现七进制计数器。 电路自行设计。 3. 74LS90计数器 ( 1) 该计数器为二 五 十进制异步计数器,逻辑框图及引 脚图 如图 4图 44 所示。 74LS90 计数器功能表见表 42。 R0AR0B异步复位端; “ 1”电平有效; S9AS9B异步置9 端, “ 1”电平时有效。 QD QC QB QA CP0 图 43 M=2 M=5 CP1 R0B R0A S9B S9A 数字电路实验 24 河北大学电信学院 表 42 74LS90 功能表 R 0 B 14 13 12 11 10 9 8 1 2 3 4 5 6 7 CP 0 NC Q A Q D G N D Q B Q C CP 1 R 0 A NC V CC S 9 A S 9 B SN7 4 L S9 0 图 4 4 SN 7 4 L S 9 0 计数器引脚图 ( 2) 用 74LS90 分别实现二进制、五进制、十进制计数器。 ( 3)用两块 74LS90 实现六十进制计数器。 4.译码 器 ( 74LS4 74LS48)及显示数码管 ( 1)七段显示数码管 实际工作中常采用七段显示数码管来直观地显示数字。 七段显示数码管的七段和外引线排列如图 45 所示。 数码管的每一段是一个发光二极管,按发光二极管的连接方式可分为共阳极和共阴极两种,如图 45 所示。 共阳极二极管的公共端接正电源(高电平), a、 b、 c、 d、 e、 f、 g 中接低电平则发光,因此低电平有效。 共阴极的公共端接地(低电平), a、 b、 c、 d、 e、 f、 g 接高电平复位输入 输出 R0A R0B S9A S9B QD QC QB QA 1 1 0 0 0 0 0 1 1 0 0 0 0 0 1 1 1 0 0 1 0 0 计 数 0 0 计 数 0 0 计 数 0 0 计 数 e d c p g f a b 公共端 图 46 公共端 a b c d g f e 公共端 VCC 公共端 G ND a b c d e f g p ( a )共阳极管 a b c d e f g p 图 4 5 共阳极与共阴极数码管结构图 ( b )共阴极管 数字电路实验 25 河北大学电信学院 则发光,即高电平有效。 数码管的外形图如图 46 所示。 ( 2)七段译码驱动电路 在七段译码驱动电路中,对应于不同类型数码管有不同的驱动芯片,驱动共阳极数码管用共阳极驱动器(如 74LS47),驱动共阴极数码管用共阴极驱动器(如 74LS48)。 外引线排列图如图 47 所示,它们的功能表如表 43 所示。 表 43 74LS48 功能表 十进数或功能 输 入 RBOBI/ 输 出 LT RBI A3 A2 A1 A0 a b c d e f g 0 1 2 3 4 5 6 7 8 9 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 0 1 0 1 1 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 0 1 1 0 1 0 1 0 1 0 0 0 1 0 1 0 1 0 0 0 1 1 1 0 1 1 0 0 1 1 1 1 1 0 1 1 10 11 12 13 14 15 1 1 1 1 1 1 1 0 1 0 1 0 1 1 1 1。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。