数字电子技术课程设计---电子钟设计内容摘要:

冲由 /CP0输入。 b) 二、五混合进制计数。 应将 /CP0与 Q1连接,计数脉冲由 /CP1输入。 c) 二分频、五分频计数。 Q0为二分频输出, Q1~Q3为五分频输出。 引出端符号: /CP0 二分频时钟输入端(下降沿有效) /CP1 五分频时钟输入端(下降沿有效) 7 Q0~Q3 输出端 MR1,MR2 异步复位端 异步置 9端 复位输入 置位输入 时钟 输出 MR1 MR2 MS1 MS2 CP QA QB QC QD H H L X X L L L L H H X L X L L L L X X H H X H L L H L X L X ↓ 计数 L X X L ↓ 计数 X L L X ↓ 计数 X L X L ↓ 计数 ② 555 定时器芯片介绍 555 定时器是一种中规模集成电路,外形为双列直插 8 脚结构,体积很小,使用起来方便。 只要在外部配上几个适当的阻容元件,就可以构成史密特触发器、单稳态触发器及自激多谐振荡器等脉冲信号产生与变换电路。 它在波形的产生与变换、测量与控制、定时电路、家用电器、电子玩具、电子乐器等方面有广泛的应用。 集成 555 定时器有双极性型和 CMOS 型两种产品。 一般双极性型产品型号的最后三位数 都是 555, CMOS 型产品型号的最后四位数都是。 器件电源电压推荐为 4. 5~ 12V,最大输出电流 200mA 以内,并能与 TTL、 CMOS 逻辑电平相兼容。 其主要参数见表。 555 定时器的内部电路框图及逻辑符号和管脚排列分别如图。 TH6TR2D is7VCC8Rd4Q3GND1V c o55551 2 3 45678GND TR Vo RdV c oTHD isV C C555..(a) 555的逻 辑符号(b) 555的引 脚排列图 555 定时器逻辑符号和引脚 图 555 定时器内部结构 R 5KR 5KR 5KC1C2G1G2G3RdV i1( T H )V i2( T R )V C CTV c oR1VoV o39。 D isSR.. 8 引脚功能 Vi1( TH):高电平触发端,简称高触发端,又称阈值端,标志为 TH。 Vi2( TR ):低电平触发端,简称低触发端,标志为 TR。 VCO:控制电压端。 VO:输出端。 Dis:放电端。 Rd :复位端。 Vcc: 外接电源 VCC,双极型时基电路 VCC的范围是 ~ 16V, CMOS型时基电路 VCC的范围为 3 ~ 18V。 一般用 5V。 GND: 外接电源负端 VSS或接地,一般情况下接地。 555定时器内含一个由三个阻值相同的电阻 R组成的分压网络,产生 31 VCC和 32 VCC两个基准电压;两个电压比较器 C C2;一个由与非门 G G2组成的基本 RS触发器(低电平触发);放电三极管 T和输出反相缓冲器 G3。 Rd 是复位端,低电平有效。 复位后 , 基本 RS触发器的 Q 端为 1(高电平),经反相缓冲器后,输出为 0(低电平)。 分析图 :在 555定时器的 VCC端和地之间加上电压,并让 VCO悬空,则比较器 C1的同相输入端接参考电压 32 VCC,比较器 C2反相输入端接参考电压 31 VCC ,为。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。