eda技术实验讲义精内容摘要:

NT” 3 直流 电 机控制脚 在 “ 39“。 3 四项八拍步进电机 ,控制脚在 “ 39“。 3 十芯口 ,直流电机、步进电机和红外测速控制端口,“ AP、 BP、 CP、 DP”分别是步进电机控制端口,“ DMDM2”分别是直流电机控制端口, “CNT”是红外测速控制端口,此口可与 ” 42“ 或 ”7”连接,完成控制电机实验。 PS2键盘接口 ,控制脚在其下方已经标出。 4 +/12V开关 ,一般用到 DA时,打开此开关, 未用到 +/- 12V时,请务必关闭 ,拨到左边为关,右边为开。 4 FPGA IO口 ,可外接。 4 PS2鼠标接口 ,控制脚在其下方已经标出。 4 本公司提供的 IP8051核的复位键, 4 字符液晶 2020/1602和 4X4矩阵键盘控制端口,可与 DDS模块十四芯口相连,或用于适配板上提供 十四芯口相连,完成 IP8051/8088核实验 或与 DDS模块相连,构成 DDS功能模块。 4 FPGA/CPLD万能插 座 可 插 不同型号目标芯片于主系统板上的 适配座。 可用的目标芯片包括目前世界上最 大的六家 FPGA/CPLD厂商几乎所有 CPLD、 FPGA和所有 ispPAC等模拟 EDA器件。 每个脚本公司已经定义标准化, 第七节的表 中已列出多种芯片对系统板引脚的对应关系,以便 在实验时经常查用。 4 4X4矩阵键盘 ,控制端口 在 ”45”中已经标出,相关原理图请查看光盘系统说明 . 4 彩色液晶控制用法 ,一般默认厂家提供的跳线模式。 作为实验模块,此显示屏幕只能用 FPGA驱动。 彩色液晶显示屏上有 5 个跳线选择: 控制模式 MODE 跳线选择:选择“ H”,即选择普通 LCD扫描控制方法,“ L”选择 VGA方式扫描。 DCLK 跳线选择:选择“ HS”即选择 VGA方式扫描控制;“ DCLK”:选择普通 LCD 控制方式。 VS/DE 跳线选择:选择“ VS”即选择 VGA方式扫描控制;“ DE”:选择普通 LCD 控制方式。 L/R 跳线选择:选择“ H”即选 择从右至左方式扫描;选择“ L”, 即选择从左至右方式扫描。 U/D 跳线选择:选择“ H”即选择从上至下式扫描;选择“ L”, 即选择从下至上方式扫描。 4 RS232串行通讯接口 :此接口电路是为 FPGA与 PC通讯和 SOPC调试准备的。 或使 PC机、单片机、 EDA 实验 讲义 康芯科技 9 FPGA/CPLD三者实现双向通信。 对于 GW48PK3系统,其通信端口是与中间的双排插座上的 TX RX31相连的。 可用单线连接。 50、 电平控制开关 ,作为 IO口输入控制,每个开关 IO口锁定引脚在其上方已标出引脚名,用法和其它 IO口查表用法一样,注 意 1,此 IO口受多任务重配置控制,在模式控制下选用了这些脚或 ”7”、 ”8”, 在此就不能复用。 注意 2,这些开关在闲置时必须打到上面,高电平上“ H”。 5 四个十四芯口 ,左起分别是 FPGA IO口, 240X128点阵液晶控制端口,两个单片机部分 IO口,此四口可用十四芯线分别将 FPGA和液晶口连接,单片机口与液晶口连接, FPGA、单片机和液晶三项连接。 引脚在两侧已经标出。 5 单片机 ,可用单线连接。 5 单片机 89C51在系统编程口 ,可通过系统上 57JTAG口进行对其在系统编程作用编程。 5 ByteBlasterMV编程配置口 :此口有三个用途: 在对适配板 FPGA/CPLD进行编程时,用十芯线板此口和适配板的“ JTAG”口相连。 如果要进行独立电子系统开发、应用系统开发、电子设计竞赛等开发实践活动,首先应该将系统板上的目标芯片适配座拔下(对于Cyclone器件不用拔),用配置的 10芯编程线将“ ByteBlasterMV”口和独立系统上适配板上的“ JTAG”10芯口相接,进行在系统编程,进行调试测试。 对 isp单片机 89S51等进行编程。 用十芯线同“ MCU DAWNLOAD”口相连。 A S D OD A T A 0n C O N F I GC O N F _ D O N ED C L KG N Dn C S On C EV C C I OB y t e B l a s t I I在线编程座G N Doooooooooo在线编程座B y t e B l a s t ( M V )S E L 1S E L 0G N DT D In S T AT M ST D OT C K oooooooooo主板右数第 2 、 3 列 “ 目标板插座 ” 信号相同2 . 5 V3 . 3 V1 . 8 V 1 2 V+ 1 2 VP I O 7 9P I O 7 8P I O 7 5P I O 7 4P I O 7 3P I O 7 2P I O 7 1P I O 7 0P I O 6 9P I O 6 8C O N 2C O N 1P I O 7 7P I O 7 6P I O 6 7P I O 6 6P I O 6 5P I O 6 4P I O 6 3P I O 6 2P I O 6 1P I O 6 0ooooooooooooooooooooS E L 1S E L 0oooooooooo目标板插座 14039P I O 2 4P I O 2 2P I O 2 0P I O 1 8P I O 1 6P I O 1 4P I O 1 2P I O 1 0P I O 8P I O 6P I O 4n S T AP I O 0P I O 2V C CP I O 2 5P I O 2 3P I O 2 1P I O 1 9P I O 7P I O 1 7P I O 1 5P I O 1 3P I O 1 1P I O 9P I O 5P I O 3P I O 1oooooooooooooooooooooooooG N DT C KT D OT M ST D Iooooo目标板插座 24039P I O 2 7P I O 2 6P I O 2 9P I O 3 1P I O 3 3P I O 3 5P I O 3 7P I O 3 9P I O 4 1P I O 4 3P I O 4 5P I O 4 7P I O 4 9C L O C K 0C L O C K 2G N DP I O 2 8P I O 3 0P I O 3 2P I O 3 4P I O 3 6P I O 3 8P I O 4 0P I O 4 2P I O 4 4P I O 4 6P I O 4 8S P E A K E RC L O C K 5C L O C K 9V C Coooooooooooooooooooooooooooooooooooooooo 图 4 5 单片机 89C51部分 控制端口,可用单线连接。 5 240*128 点阵液晶,资料请查询光盘 “ A_FILE”文件夹。 5调节上面点阵液晶的对比度的电位器。 5点阵液晶的开关。 5上面点阵液晶的背光跳 线帽。 60、 1602 字符液晶,控制端口请参考 “ 45”,资料请查询光盘“ A_FILE”文件夹。 第二节 实验电路结构图说明 1.实验电路信号资源符号图说明 结合附图 21,以下对 实验电路结构图 中出现的信号资源符号功能作出一 些说明: (1)附图 21a是 16进制 7段全译码器,它有 7位输出,分别接 7段数码管的 7个显示输入端: a、 b、 c、 d、 e、f和 g;它的输入端为 D、 C、 B、 A, D为最高位, A为最低位。 例如,若所标输入的口线为 PIO19~16,表示 PIO19接D、 18接 C、 17接 B、 16接 A。 (2)附图 21b是高低电平发生器,每按键一次,输出电平由高到低、或由低到高变化一次,且输出为高电平时,所按键对应的发光管变亮,反之不亮。 (3)附图 21c是 16进制码( 8421码)发生器,由对应的键控制输出 4位 2进制构成的 1位 16进 图 21 实验电路信号资源符号图 EDA 实验 讲义 康芯科技 10 制码,数的范围是 0000~1111,即 ^H0至 ^HF。 每按键一次,输出递增 1,输出进入目标芯片的 4位 2进制数将显示在该键对应的数码管上。 (5)附图 21d是单次脉冲发生器。 每按一次键,输出一个脉冲,与此键对应的发光管也会闪亮一次,时间 20ms。 ( 6)附图 2e是琴键式信号发生器,当按下键时,输出为高电平,对应的发光管发亮;当松开键时,输出为高电平,此键的功能可用于手动控制脉冲的宽度。 具有琴键式信号发生器的实验结构图是。 2. 各 实验 电路结构图特点与适用范围简述 ( 1) 结构图 : 目标芯片的 PIO16至 PIO47共 8组 4位 2进制码输出,经外部的 7段译码器可显示于实验系统上的 8个数码管。 键 1和键 2可分别输出 2个四位 2进制码。 一方面这四位码输入目标芯片的 PIO11~PIO8和PIO15~PIO12,另一方面,可以观察发光管 D1至 D8来了解输入 二进制 的数值。 例如,当键 1控制输入 PIO11~PIO8的数为 “ B“ 时,则发光管 D4和 D2亮, D3和 D1灭。 电路的键 8至键 3分别控制一个高低电平信号发生器向目标芯片的 PIO7至 PIO2输入高电 平或低电平,扬声器接在“ SPEAKER”上,具体接在哪一引脚要看目标芯片的类型,这需要查第 3节的引脚对照表。 如目标芯片为 EPEC6/12,则扬声器接在“ 174”引脚上。 目标芯片的时时钟输入未在图上标出,也需查阅第 3节的引脚对照表。 例如,目标芯片为 EP1C6,则输入此芯片的时钟信号有 CLOCK0或 CLOCK9,共4个可选的输入端,对应的引脚为 28或 29。 具体的输入频率,可参考主板频率选择模块。 此电路可用于设计频率计,周期计,计数器等等。 (2)结构图 : 适用于作加法器、减法器、比较器或乘法器等。 例如,加法器设计,可利用键 4和键 3输入 8 位加数;键 2和键 1输入 8位被加数,输入的加数和被加数将显示于键对应的数码管 41,相加的和显示于数码管 6和 5;可令键 8/7控制此加法器的最低位进位。 (3)结构图 : (4)直接与 7段数码管相连的连接方式的设置是为了便于对 7段显示译码器的设计学习。 以图,如图所标“ PIO46PIO40接 g、 f、 e、 d、 c、 b、 a”表示 PIO4 PIO45..PIO40分别与数码管的 7段输入g、 f、 e、 d、 c、 b、 a相接。 可用于作 VGA视频接口逻辑设计,或使 用数码管 8至数码管 5共 4个数码管作 7段显示译码方面的实验;而数码管 4至数码管 1, 4个数码管可作译码后显示,键 1和键 2可输入高低电平。 (4)结构图 : 特点是有 8个琴键式键控发生器,可用于设计八音琴等电路系统。 也可以产生时间长度可控的单次脉冲。 该电路结构同结构图 一样,有 8个译码输出显示的数码管,以显示目标芯片的 32 位输出信号,且8 个发光管也能显示目标器件的 8位输出信号。 (5)结构图 :适合于设计移位寄存器、环形计数器等。 电路特点是,当在所设计的逻辑中有串行 2进制数从PIO10输出 时,若利用键 7作为串行输出时钟信号,则 PIO10的串行输出数码可以在发光管 D8至 D1上逐位显示出来,这能很直观地看到串出的数值。 (6)结构图 : 8键输入高低电平功能,目标芯片的 PIO19至 PIO44共 8组 4位 2进制码输出,经外部的 7段译码器可显示于实验系统上的 8个数码管。 (7)结构图 : 此电路与 ,但增加了两个 4位 2进制数发生器,数值分别输入目标芯片的 PIO7~PIO4和 PIO3~PIO0。 例如,当按键 2时,输入 PIO7~PIO4的数值将显示于对应的数码管 2,以便了解输入的数值。 (8结构图 : 此电路适合于设计时钟、定时器、秒表等。 因为可利用键 8和键 5分别控制时钟的清零和设置时间的使能;利用键 5和 1进行时、分、秒的设置。 (9结构图 : 此电路适用于作并进 /串出或串进 /并出等工作方式的寄存器、序列检测器、密码锁等逻辑设计。 它的特点。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。