硬件工程师面试试题内容摘要:

PLD, FPGA。 module dff8(clk , reset, d, q)。 input clk。 input reset。 input d。 output q。 reg q。 always @ (posedge clk or posedge reset) if(reset) q = 0。 else q = d。 endmodule 6请用 HDL描述四位的全加法器、 5分频电路。 (仕兰微电子) 6用 VERILOG或 VHDL写一段代码,实现 10 进制计数器。 (未知) 6用 VERILOG或 VHDL写一段代码,实现消除一个 glitch。 (未知) 6一个状态机的题目用 verilog实现(不过这个状态机画的实在比较差,很容易误解 的)。 (威盛 VIA 上海笔试试题) 6描述一个交通信号灯的设计。 (仕兰微电子) 70、画状态机,接受 1, 2, 5分钱的卖报机,每份报纸 5分钱。 (扬智电子笔试) 7设计一个自动售货机系统,卖 soda 水的,只能投进三种硬币,要正确的找回钱 数。 ( 1)画出 fsm(有限状态机);( 2)用 verilog编程,语法要符合 fpga 设计 的要求。 (未知) 7设计一个自动饮料售卖机,饮料 10 分钱,硬币有 5分和 10 分两种,并考虑找零:( 1) 画出 fsm(有限状态机);( 2)用 verilog编程,语法要符合 fpga 设计的要求;( 3)设计 工程中 可使用的工具及设计大致过程。 (未知) 7画出可以检测 10010 串的状态图 ,并 verilog实现之。 (威盛) 7用 FSM 实现 101101 的序列检测模块。 (南山之桥) a 为输入端, b为输出端,如果 a 连续输入为 1101 则 b输出为 1,否则为 0。 例如 a: 0001100110110100100110 b: 0000000000100100000000 请画出 state machine;请用 RTL描述其 state machine。 (未知) 7用 verilog/vddl 检测 stream中的特定字符串(分状态用状态机写)。 (飞利浦-大唐 笔试) 7用 verilog/vhdl 写一个 fifo控制器 (包括空,满,半满信号 )。 (飞利浦-大唐笔试) 7现有一用户需要一种集成电路产品,要求该产品能够实现如下功能: y=lnx,其中, x 为 4位二进制整数输入信号。 y为二进制小数输出,要求保留两位小数。 电源电压为 3~5v假 设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程。 (仕兰微 电子) 7 sram, falsh memory,及 dram的区别。 (新太硬件面试) 7给出单管 DRAM 的原理图 (西电版《数字电子技术基础》作者杨颂华、冯毛官 205 页图 9 - 14b),问你有什么办法提高 refresh time,总共有 5个问题,记不起来了。 (降低温 度,增大电容存储容量)( Infineon笔试) 80、 Please draw schematic of a mon SRAM cell with 6 transistors,point out which nodes can store data and which node is word line control? (威盛笔试题 circuit ) 8名词 :sram,ssram,sdram 名词 IRQ,BIOS,USB,VHDL,SDR IRQ: Interrupt ReQuest BIOS: Basic Input Output System USB: Universal Serial Bus VHDL: VHIC Hardware Description Language SDR: Single Data Rate 压控振荡器的英文缩写 (VCO)。 动态随机存储器的英文缩写 (DRAM)。 名词解释,无聊的外文缩写罢了,比如 PCI、 ECC、 DDR、 interrupt、 pipeline、 IRQ,BIOS,USB,VHDL,VLSI VCO(压控振荡器 ) RAM (动态随机存储器 ), FIR IIR DFT(离散 傅立叶变换 )或者是中文的,比如: ____________________________________________________________________________ IC 设计基础(流程、工艺、版图、器件) 我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路 相关的内容(如讲清楚模拟、数字、双极型、 CMOS、 MCU、 RISC、 CISC、 DSP、 ASIC、 FPGA 等的概念)。 (仕兰微面试题目) FPGA 和 ASIC的概念,他们的区别。 (未知) 答案: FPGA 是可编程 ASIC。 ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。 根据一 个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。 与 门阵列等其它 ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计 制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点 什么叫做 OTP片、掩膜片,两者的区别何在。 (仕兰微面试题目) 你知道的集成电路设计的表达方式有哪几种。 (仕兰微面试题目) 描述你对集成电路设计流程的认识。 (仕兰微面试题目) 简述 FPGA 等可编程逻辑器件设计流程。 (仕兰微面试题目) IC 设计前端到后端的流程和 eda 工具。 (未知) 从 RTL synthesis 到 tape out 之间的设计 flow,并列出其中各步使用的 tool.(未知) Asic 的 design flow。 (威盛 VIA 上海笔试试题) 写出 asic 前期设计的流程和相应的工具。 (威盛) 1集成电路前段设计流程,写出相关的工具。 (扬智电子笔 试) 先介绍下 IC 开发流程: 1.)代码输入( design input) 用 vhdl 或者是 verilog语言来完成器件的功能描述,生成 hdl 代码 语言输入工具: SUMMIT VISUALHDL MENTOR RENIOR 图形输入 : poser(cadence)。 viewlogic (viewdraw) 2.)电路仿真( circuit simulation) 将 vhd代码进行先前逻辑仿真,验证功能描述 是否正确 数字电路仿真工具: Verolog: CADENCE VeroligXL SYNOPSYS VCS MENTOR Modlesim VHDL : CADENCE NCvhdl SYNOPSYS VSS MENTOR Modlesim 模拟电路仿真工具: ***ANTI HSpice pspice, spectre micro microwave: eesoft : hp 3.)逻辑综合(。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。