数字电路课程设计报告-基于fpga的简易数控电压源的设计内容摘要:

式可以采用串行 PROM 编程 FPGA;外设模式可以将 FPGA 作为微处理器的外设,由微处理器对其编程。 的作用 ( 1)、 DAC0832 的 管脚图 ( 2)原理 当 ILE 为高电平,片选信号 /CS 和写信号 /WR1 为低电平时,输入寄存器控制信号为 1,这种情况下,输入寄存器的输出随输入而变化。 此后,当 /WR1 由低电平变高时,控制信号成为低电平,此时, 数据 被锁存到输入寄存器中,这样输入寄存器的输出端不再随外部数据 DB 的变化而变化。 对第二级锁存来说,传送控制信号 /XFER 和写信号 /WR2 同时为低电平时,二级锁存控制信号为高电平, 8 位的 DAC 寄存器的输出随输入而变化,此后,当 /WR2 由低电平变高时,控制信号变为低电平,于是将输入寄存器的信息锁存到 DAC 寄存器中。 其余各引脚的功能定义如下: (1)、 DI7~ DI0 : 8 位的数据输入端, DI7 为最高位。 (2)、 IOUT1 :模拟电流输出端 1,当 DAC 寄存器中数据全为 1 时,输出电流最大,当 DAC 寄存器中 数据全为 0 时,输出电流为 0。 (3)、 IOUT2 :模拟电流输出端 2, IOUT2 与 IOUT1 的和为一个常数,即IOUT1+ IOUT2=常数。 (4)、 RFB :反馈电阻引出端, DAC0832 内部已经有反馈电阻,所 RFB端可以直接接到外部运算放大器的输出端,这样相当于将一个反馈电阻接在运算放大器的输出端和输入端之间。 (5)、 VREF :参考电压输入端,此端可接一个正电压,也可接一个负电压,它决定 0 至 255 的数字量转化出来的模拟量电压值的幅度,VREF 范围为 (+10~ 10)V。 VREF 端与 D/A 内部 T 形电阻网络相连。 (6)、 Vcc :芯片供电电压,范围为 (+5~ 15)V。 (7)、 AGND :模拟量地,即模拟电路接地端。 (8)、 DGND :数字量地。 共阴极的数码管 共阴极数码管的结构 共阴极数码管是把所有 LED 的阴极连接到共同接点 ,而每个LED 的阳极分别为 a、 b、 c、 d、 e、 f、 g 及 dp(小数点),如下图所示。 图中的 8 个 LED 分别与上面那个图中的 A~DP 各段相对应,通过控制各个 LED 的亮灭来显示数字。 管脚图 OP07 的作用 OP07 的外形图 OP07 的管脚图 U1A B C D E F GCA 电路图。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。