夏路易数字电子技术基础课后答案内容摘要:

? = BDADBCACBDADBCACBDADBCAC ???????? amp。 amp。 amp。 amp。 amp。 ABCD. F .... 【题 227】 用或非门实现题 226 中的逻辑函数。 ( 1) F ABC? = CBAABC ??? 1111≥ABCF .... ( 2) F AB CD?? = DCBACDAB ????? 111ABC..1D.1≥1 F.... ( 3) ( )( )F A B C D? ? ? = BDADBCACBDADBCACBDADBCAC ???????? 14 )()()()())()()(( DBDACBCADBDACBCA ????????????? 111ABC..1D.1≥F..1≥1≥1≥1≥... 第 3 章习题与参考答案 【题 31】 试画出 74HC 与 74LS 系列逻辑门电路的输出逻辑电平与输入逻辑电平示意图。 解: 74HC 系列( 5V): 74LS 系列: 15 V V0VVOLVILVIHVtVOHGND5V VCC5V CMOS.. VOL VIL VIH V Vt VOH0V GND5V VCC5V LS. 【题 32】 某逻辑门的输入低电平信号范围为 ?3~ ?12 V,输入高电平范围为 3~ 12 V。 若该逻辑门的输入电压值为 ?5 V、 ?8 V、 +5 V、 +8 V,对于正逻辑约定,这些电压值各代表什么逻辑值。 若是采用负逻辑约定,这些电压值各代表什么逻辑值。 解:- 5V、- 8V 代表逻辑 0; +5V、 +8V 代表逻辑 1 若是复逻辑:- 5V、- 8V 代表逻辑 1; +5V、 +8V 代表逻辑 0 【题 33】 CMOS 非门电路采用什么类型的 MOS 管。 解:采用一个 PMOS 管和一个 NMOS 管。 【题 34】 试确定图题 34 所示的 MOS 管中,哪些是导通的。 哪些是截止的。 图题 34 解:( a)通;( b)通;( c)通;( d)通 【题 35】 试分析图题 35 所示 MOS 电路的逻辑功能,写出 Y 端的逻辑函数式,并画出逻辑 图。 16 图题 35 解: A B C D Y 0 0 0 0 1 0 0 0 1 0 0 0 1 0 0 0 0 1 1 0 0 1 0 0 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 0 1 0 0 0 1 1 0 0 1 0 1 0 1 0 0 1 0 1 1 0 1 1 0 0 0 1 1 0 1 0 1 1 1 0 0 1 1 1 1 0 DCBDCAY ?? A B C D Y 0 0 0 0 1 0 0 0 1 1 0 0 1 0 1 0 0 1 1 1 0 1 0 0 1 17 0 1 0 1 1 0 1 1 0 1 0 1 1 1 0 1 0 0 0 1 1 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 0 DCBAY ??? 【题 36】 请查阅 74HC04 手册,确定该器件在 V电源时的高电平与低电平噪声容限。 解:查手册 74HC04, VCC= 时: VIHmin=, VILmax= 20μ A负载电流时: VOHmin=, VOLmax= VNL= VILmax- VOLmax=- = VNH= VOHmin- VIHmin==- = 4mA 负载电流时: VOHmin=, VOLmax= VNL= VILmax- VOLmax=- = VNH= VOHmin- VIHmin==- = 【题 37】 某门电路的输出电流值为负数,请确定该电流是拉电流还是灌电流。 解:流出芯片的电流为负数,因此为拉电流。 【题 38】 请查阅 74HC04 手册,确定该器件在拉电流 4 mA 负载时,可否保持 VOHmin 4V( VCC=)。 解:可以保持 VOH4V,因为 VOHmin= 【题 39】 请查阅 74HC04 手册,确定该器件在灌电流 4 mA 负载时,可否保持 VOLmax ( VCC=)。 解:可以保持 VOL,因为 VOLmax=。 【题 310】 请查阅 74HC04 手册,确定该器件在驱动 74HC00 时的高电平与低电平扇出系数。 解:若输出高电平为 时,高电平扇出系数 NH=IOHmax/IIH= 若扇出低电平为 时,低电平扇出系数 NL=IOLmax/IIL=【题 311】 查阅商业温度范围的 74HC00 芯片手册,回答如下问题: ( 1)电源电压范围; ( 2)输 出高电平电压范围; ( 3)输出低电平电压范围; 18 ( 4)输入高电平电压范围 ( 5)输入低电平电压范围; ( 6)该芯片的静态电源电流; ( 7)典型传播延迟时间; ( 8)扇出系数。 解:( 1)电源电压范围 2~6V ( 2)输出高电平范围:当 IOH≤ 20μ A时:( Vcc- ) ~Vcc 当 Vcc=3V、 |IOH|≤ 时: ~3V 当 Vcc=、 |IOH|≤ 4mA 时: ~ 当 Vcc=6V、 |IOH|≤ 时: ~6V ( 3)输出低电平范围:当 IOL≤ 20μ A 时: GND+ 当 Vcc=3V、 |IOL|≤ 时: 0V~ 当 Vcc=、 |IOL|≤ 4mA 时: 0V~ 当 Vcc=6V、 |IOL|≤ 时: 0V~ ( 4)输入高电平电压范围 当 Vcc=2V 时, ~2V 当 Vcc=3V 时, ~3V 当 Vcc= 时, ~ 当 Vcc=6V 时, ~6V ( 5)输入低电平电压范围; 当 Vcc=2V 时, 0V~ 当 Vcc=3V 时, 0V~ 当 Vcc= 时, 0V~ 当 Vcc=6V 时, 0V~ ( 6)该芯片的静态电源电流; 6V 时: 2μ A/每封装 ( 7)典型传播延迟时间; Vcc=2V 时, tPHL= tPLH=75ns; Vcc=3V 时, tPHL= tPLH=30ns; Vcc= 时, tPHL= tPLH=15ns; Vcc=2V 时, tPHL= tPLH=13ns; ( 8)扇出系数。 如果保证输出电流小于 20μ A 时输出高低电平,则由于输入漏电流为177。 1μ A,因此有扇出系 数为 20。 【题 312】 请叙述 CMOS 数字电路输入端不能悬空的原因。 解:因为 CMOS 电路的输入端具有非常高的输入阻抗,容易受到干扰,一旦受到干扰后,会使输出电平发生转换,产生功耗,因此输入端不能悬空,应该连接确定的逻辑电平。 【题 313】 去耦电容的安装位置与芯片电源引脚之间的距离有何关系。 解:去耦电容的作用是消除芯片动作对电源电流的影响,或是消除电源电压波动对芯片的 19 影响,因此越接近芯片的电源引脚越好。 【题 314】 门电路有哪两个重要时间参数。 各有何意义。 解:一个是输出瞬变时间,门电路 的输出从一个状态向另外一个状态转换需要的过渡时间。 另外一个是传输延迟时间,是输入信号变化到输出信号变化之间需要的时间。 【题 315】 某 CMOS 开漏输出门驱动发光二极管,若电源电压为 5V,发光二极管电流为 5mA,发光管压降为 ,试计算上拉电阻值。 解:忽略开漏输出门的管压降,上拉电阻 R≈( ) /5= 【题 316】 试判断图题 316 中哪个三极管是导通或是截止的。 图题 316 解:( a)导通;( b)截止;( c)导通;( d)截止 【题 317】 请查阅 74LS00 手册 ,确定该门的高电平与低电平噪声容限。 解:查手册 74LS00, VCC=5V 时: VIHmin=2V, VILmax= 400μ A拉电流时: VOHmin=; 8mA 灌电流时, VOLmax= 低电平噪声容限: VNL= VILmax- VOLmax=- = 高电平噪声容限: VNH= VOHmin- VIHmin==- 2V= 【题 318】 请回答 TTL 电路的灌电流能力强还是拉电流能力强。 解:灌电流能力为 8mA,拉电流能力为 ,因此灌电流能力强。 【题 319】 试计算 74LS 系列门驱动 74LS 系列门时的扇。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。