基于dsp的多路音视频采集处理系统设计内容摘要:

TVP5150型视频编码器支持 PAL/NTSC、 CVBS或 Y/C模拟视频输入, 8bit 数字视频数据流输出。 SAA7105 型视频解码器支持 8bit , PAL/NTSC CVBS或 Y/C模拟视频输出。 通过 DM642 的 I2C总线对视频编 /解码器的内部寄存器进行编程,实现不同的输入输出。 DM642和 TVP5150的对应引脚功能见表 1。 视频编解码器的参数通过 I2C总线配置,由于 TVP5150的 I2C从地址只有 2种选择,因此需要用 CBT3257型 2选 l转换开关来切换。 作为视频输入口时,视频数据的行 /场同步又包含 EAV和 SAV时基信号控制,视频口只需视频采样时钟和采样使能信号 (控制采样起始 ), TVP5150 用系统时钟 SCLK提供采样时钟,用可编程引脚 GPCL提供采样使能。 作为视频输出口时,视频口要为 SAA7105提供时钟和行 /场同步信号。 在视频输出电路中, J J J3可配置成 RGB输出信号, J J3可连接 S端子, J J J J J5可直接输出到电脑的显示器上。 具体接口电路如图 2和图 3所示。 DM642与SAA7105的对应引脚功能见表 2所列。 多通道音频串口的接口设计 笔者采用了 4路模拟音频输入和 1路模拟音频输出,采用 TLV320AIC23B型音频编 /解码器,它支持麦克风 /立体声模拟输入 /输出和数字音频数据流输出 /输入。 PLLl708型可编程视频 /音频同步数字锁相环给 McASP和 TLV320AIC23B提供时钟信号,SCK02端口接 McASP 的 AHCLKX, SCK03端口接 TLV320AIC23B 的主时钟 MCLK。 PLLl708 的时钟输入为 27 MHz。 DM642 与 TLV320AIC23B 的对应引脚功 能见表 3。 AIC23B数据口配置为从, McASP的 8个收 /发引脚配置为 4收。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。