ir2161
基于ir2161的电子变压器设计__毕业设计说明书(编辑修改稿)
触发。 约经 1s 的时间,电路以较低频率运行。 在此过程中, IC 脚 3 外部电容 SDC 上的电压从 0V 增加到 5V。 当空载时, CSDV =0V,振荡器频率约 60kHz 在最大负载下, CSDV =5V,振荡器频率约 30kHz。 当输出短路时,电流流过半桥,被 CSR 感测。 只要 IC 脚 CS 上电压超过 1V 的门限电平持续 50ms 以上的时间,系统将关闭。
基于ir2161的电子变压器设计_毕业设计说明书(编辑修改稿)
电压从 0V 增加到 5V。 当空载时, CSDV =0V,振荡器频率约 60kHz 在最大负载下, CSDV =5V,振荡器频率约 30kHz。 当输出短路时,电流流过半桥,被 CSR 感测。 只要 IC 脚 CS 上电压超过 1V 的门限电平持续 50ms 以上的时间,系统将关闭。 如果负载超过最大负载的 50%, IC 脚 4 上的电压将超过 较低的门坎电压,在经 之后,系统将关闭。