multisim10
基于multisim10的数字钟的设计与仿真
进制计数器。 并且每一个计数器均提供一个异步清零端(高电平有效)。 数字钟需要两个60进制计数器分别作为分、秒的计数器。 还需要一个24进制计数器来作为时进制的计数器。 由于74LS90使用的经济性、普遍性和稳定性,采用该类型的芯片来实现计数功能。 采用异步清零的十进制计数器74LS90构成60进制计数器。 个位用74LS90构成十进制计数器,进位输出作为十位的计数输入信号。
基于multisim10的mc1496调幅电路仿真分析
由图 26 可知: 若 tVv ssms cos ( 217) tVv LLmL cos ( 218) tVKV tVKVtVtKVVKVv sLLmsm sLLmsmLLmssmLso )( )( osc os ( 219) 当乘法器为非理想线性相乘状态时(即 ov 中含有 sf 、 f 分量及其它非线性杂散分量。 ) ov