数字
T A L 2X T A L 1V S SP 20P 21P 22P 23P 24P 25P 26P 27P S E NA L EEAP 07P 06P 05P 04P 03P 02P 01P 00V C CU1A T 89 S 51P 10P 11P 12P 13P 14P 15P 16P 17R S T30 / R X D31 / T X D32 / I N T 033 / I N T
物和构筑物;界址边边长、界址点与相邻地物的关系距离及建筑物边长;界址点的几何条件;指北线、丈量者、丈量日期等。 宗地 图 宗地图是土地使用合同书附图及房地产登记卡附图。 它反映 宗地的基本情况。 包括:宗地权属界线、界址点位置 、宗地内建筑物位置与性质,与相邻宗地的关系等。 宗地图是描述宗地位置、界址点线关系、相邻宗地编号的分宗 地籍图 ,用来作为该宗土地产权证书黑龙江工程学院本科生毕业论文 5
( 215) 可知,该算法的频响与 kt 无关。 同时,该算法对谐波的敏感程度与一个周期内的采样点数 N有关系:当 12N 时,其频响特性如图 21所示,此时该算法对三次谐波过于敏感;当 20N 时,其频响特性如 图 22所示,此时该算法对五次谐波过于敏感。 图 21 12N 时两点乘积算法的频率响应 图 22 20N 时两点乘积算法的频率响应 徐安超:几种数字算法的特性分析及仿真 9
16 第四章 系统的软件设计 程序流程框图和程序概述 DS1302 时钟芯片具有通电自动计时的功能。 向 DS1302 中写入一个初值,如写入20xx0501 00: 00: 00 ,星期日,在通电时,时间就会自动走,过 60 秒分加 1,过60 分时加 1,过 24 小时天加 1,星期日变成星期一,一周有 7天, 7天一循环,芯片能够自动判断每月有多少天, 5 月有 31 天, 31 天后
SET/Vpd复位信号复用脚,当 8052 通电,时钟电路开始工作,在 RESET 引脚上出现 24 个时钟周期以上的高电平,系统即初始复位。 初始化后,程序计数器 PC 指向 0000H,P0P3 输出口全部为高电平,堆栈指 针 写入 07H,其它专用寄存器被清 “0”。 RESET 由高电平下降为低电平后,系统即从 0000H 地址开始执行程序。 然而,初始复位不改变 RAM(包括工作寄存器
3 章 硬件的设计 基本设计原理 本设计是基于 ATMEL 公司生产的 AT89C51 单片机为核心的数字频率计,是利用该 51 单片机内部的定时 /计数器来完成待测信号频率的测量。 AT89C51 单片机内部具有 2 个 16 位的定时 /计数器 T0 与 T1,其工作方法可以通过编程来实现所需的定时 /计数与产生计数溢出中断要求的功能。 定时 /计数器 T0 与 T1 的核心都是 16位的加
80H)写入全 1,此时P0 口的全部引脚浮空,可作为高阻抗输入。 在 CPU 访问片外存储器时,P0 口分时提供低 8 位地址和 8 位数据的复用总线。 在此期间, P0 口内部上拉电阻有效。 P1 口 (~ , 1~8 脚 ): P1 口是一个带内部上拉电阻的 8 位准双向 I/O 口。 P1 口每位能驱动 4 个 LS 型 TTL 负载。 在 P1 口作为输入口使用时,应先向 P1
于位数和时钟周期,逐次逼近型 A/D 转换器转换速度快,因而在实际中广泛使用。 逐次逼近型 A/D 转换器 [10],最开始时,寄存器各位清零,转换时,先将最高位置 1,把数据送入 A/D 转换器转换,转换结果与输入的模拟量比较,如果转换的模拟量比输入的模拟量小,则 1 保留,如果转换的 模拟量比输入的模拟量大,则 1 不保留,然后从第二位依次重复上述过程直至最低位
来表征。 发送滤波器的传递函数 GT(f), 冲激 响应为 gT(t),基带信道的传递函数为 C(f), 冲激 响应为 c(t);接收滤波器的传递函数为 GR(f), 冲激 响应为 gR(t)。 在 M 进制 PAM 数字通信系统中,系统输入为 M 进制幅度序列 *an+,其表南京邮电大学 20xx 届本科生毕业设计(论文) 14 示式为 anδ(t− nTs)∞n=−∞ 式中 Ts表示 M
3)、时序特性 表 项 目 符 号 测试条件 标 准 值 单位 MIN TYPE MAX 允许时间周期 TCYCE 1000 ns 允许脉冲宽度 ,高电平 PWEH 450 ns 允许上升和下降时间 tEr tEf 25 ns 地址建立时间 tAS 140 ns 数据延迟时间 tDDR 320 ns 数据建立时间 tDSW 195 ns 数据保持时间 tH 10 ns DATA HOLD