tms320c54x
基于tms320c54x的iir滤波器的设计
降低功耗和提高抗核辐射能力的 3. 1 TMS320C54x 的主要 特性 CPU C54x 的 CPU结构包括: 40比特的 ALU,其输入来自 16比特立即数、 16 比特来自数据存储器的数据、暂时存储器、 T中的 16 比特数、数据存储器中两个 16比特字、数据存储器中 32 比特字、累加器中 40 比特字。 2个 40比特的累加器,分为三个部分,保护位( 39- 32 比特)
三、tms320c54x的指令系统
右向左。 间接寻址中 *Arn+0B/0B表示位倒序寻址。 8点的 FFT蝶型结运算 W0W0W2W0W2W0W1W2W3x(0)x(4)x(2)x(6)x(1)x(5)x(3)x(7) X(7)X(6)X(5)X(4)X(3)X(2)X(1)X(0)W0W0W00000 0100 0010 0110 0001 0101 0011 0111 FFT中混序就是位倒序 FFT运算时输出
tms320c54x与tlc320ad50的通信系统的设计(编辑修改稿)
4x 的外设包括 (1)l通用 I/O 引脚, XF 和 BIO (2)l定时器 (3)l PLL 时钟产生器 (4)l HPI 口 8 比特或 16 比特 (5)l同步串口 (6)l带缓存串口 BSP (7)l多路带缓存串口 McBSP (8)l时分复用串口 TDM (9)l可编程等待状态产生器 (10)l 可编程 bank switching 模块 (11)l 外部总线接口 (12)l 标准